TIDEP0034

広帯域 ADC および DAC に付属する 66AK2L06 JESD

TIDEP0034

設計ファイル

概要

For developers currently using an FPGA or ASIC to connect to high speed data converters who need faster time to market with increased performance and significant reduction in cost, power, and size this reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End (DFE) processing. Connecting to the ADC12J4000 and DAC38J84 provides an efficient solution for Test & Measurement and Defense applications.

特長
  • Easy integration of signal processor to data converters over JESD204B
  • Multichannel sampling rates up to 368Msps with 150MHz of processing bandwidth
  • Also available: DFE Signal Processing Bypass mode configuration from Azcom Technology (Ecosystem partner). Please request it here.
  • DFE processing for filtering, down-sampling or up-sampling
  • FFT/iFFT processing using FFTC accelerator
  • System optimized for Test & Measurement and Defense applications
  • Wideband sampling with JESD attached signal processing solution including DSP, ADC and DAC boards, demo software, configuration GUIs and Getting Started Guide
  • A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU946A.PDF (630 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDREK6.PDF (625 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDREK7.PDF (120 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRKG5.ZIP (2281 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

製品

設計や代替製品候補に TI 製品を含めます。

デジタル信号プロセッサ (DSP)

66AK2L06マルチコア DSP+ARM KeyStone II システム オン チップ (SoC)

データシート: PDF
MOSFET

CSD17483F4ゲートの ESD (静電気放電) 保護機能搭載、1mm x 0.6mm の LGA 封止、260mΩ、シングル、30V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML
クロック ジッタ クリーナ

LMK048282370 ~ 2630MHz の VCO0 内蔵、超低ノイズ、JESD204B 準拠クロック・ジッタ・クリーナ。

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC12J400012 ビット、4.0GSPS、RF サンプリング A/D コンバータ (ADC)

データシート: PDF | HTML
高速 DAC (10MSPS 超過)

DAC38J84クワッドチャネル、16 ビット、2.5GSPS、1x ~ 16x 補間 D/A コンバータ (DAC)

データシート: PDF

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 4
種類 タイトル 英語版のダウンロード 日付
アプリケーション・ノート 66AK2L06 JESD Attach to ADC12J4000/DAC38J84 Getting Started Guide (Rev. B) 2016年 6月 20日
ホワイト・ペーパー Optimizing your test and measurement solution by leveraging the most integrated 2015年 11月 3日
設計ガイド 66AK2L06 JESD Attach to ADC12J4000 / DAC38J84 Design Guide (Rev. A) 2015年 10月 22日
アプリケーション・ノート System solution for avionics & defense 2015年 9月 23日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ