JAJSOE7E June   2022  – April 2025 ADC12DJ5200-EP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性:DC の仕様
    6. 5.6  電気的特性:消費電力
    7. 5.7  電気的特性:AC 仕様 (デュアル チャネル モード)
    8. 5.8  電気的特性:AC 仕様 (シングル チャネル モード)
    9. 5.9  タイミング要件
    10. 5.10 スイッチング特性
    11. 5.11 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1  デバイスの比較
      2. 6.3.2  アナログ入力
        1. 6.3.2.1 アナログ入力保護
        2. 6.3.2.2 フルスケール電圧 (VFS) の調整
        3. 6.3.2.3 アナログ入力オフセットの調整
      3. 6.3.3  ADC コア
        1. 6.3.3.1 ADC の動作原理
        2. 6.3.3.2 ADC コアのキャリブレーション
        3. 6.3.3.3 アナログ基準電圧
        4. 6.3.3.4 ADC のオーバーレンジ検出
        5. 6.3.3.5 コード エラー レート (CER)
      4. 6.3.4  温度監視ダイオード
      5. 6.3.5  タイムスタンプ
      6. 6.3.6  クロック供給
        1. 6.3.6.1 ノイズなしのアパーチャ遅延調整 (tAD 調整)
        2. 6.3.6.2 アパーチャ遅延ランプ制御 (TAD_RAMP)
        3. 6.3.6.3 SYSREF キャプチャによるマルチ デバイス同期および決定論的レイテンシ
          1. 6.3.6.3.1 SYSREF 位置検出器およびサンプリング位置選択 (SYSREF ウィンドウ処理)
          2. 6.3.6.3.2 SYSREF 自動較正
      7. 6.3.7  プログラマブル FIR フィルタ (PFIR)
        1. 6.3.7.1 デュアル チャネル イコライゼーション
        2. 6.3.7.2 シングル チャネル イコライゼーション
        3. 6.3.7.3 時間変動フィルタ
      8. 6.3.8  デジタル ダウン コンバータ (DDC)
        1. 6.3.8.1 丸めおよび飽和
        2. 6.3.8.2 数値制御オシレータと複素ミキサ
          1. 6.3.8.2.1 NCO 高速周波数ホッピング (FFH)
          2. 6.3.8.2.2 NCO の選択
          3. 6.3.8.2.3 基本 NCO 周波数設定モード
          4. 6.3.8.2.4 有理 NCO 周波数設定モード
          5. 6.3.8.2.5 NCO 位相オフセット設定
          6. 6.3.8.2.6 NCO 位相同期
        3. 6.3.8.3 デシメーション フィルタ
        4. 6.3.8.4 出力データ フォーマット
        5. 6.3.8.5 デシメーション設定
          1. 6.3.8.5.1 デシメーション係数
          2. 6.3.8.5.2 DDC ゲイン ブースト
      9. 6.3.9  JESD204C インターフェイス
        1. 6.3.9.1 トランスポート層
        2. 6.3.9.2 スクランブル機能
        3. 6.3.9.3 リンク層
        4. 6.3.9.4 8B/10B リンク層
          1. 6.3.9.4.1 データ エンコード (8B/10B)
          2. 6.3.9.4.2 マルチフレームおよびローカル マルチフレーム クロック (LMFC)
          3. 6.3.9.4.3 コード グループ同期 (CGS)
          4. 6.3.9.4.4 初期レーン整列シーケンス (ILAS)
          5. 6.3.9.4.5 フレームおよびマルチフレーム監視
        5. 6.3.9.5 64B/66B リンク層
          1. 6.3.9.5.1 64B/66B エンコード
          2. 6.3.9.5.2 マルチブロック、拡張マルチブロック、ローカル拡張マルチブロック クロック (LEMC)
          3. 6.3.9.5.3 同期ヘッダを使用したブロック、マルチブロック、拡張マルチブロック整列
            1. 6.3.9.5.3.1 巡回冗長検査 (CRC) モード
            2. 6.3.9.5.3.2 前方誤り訂正 (FEC) モード
          4. 6.3.9.5.4 初期レーン整列
          5. 6.3.9.5.5 ブロック、マルチブロック、拡張マルチブロック整列監視
        6. 6.3.9.6 物理層
          1. 6.3.9.6.1 SerDes プリエンファシス
        7. 6.3.9.7 JESD204C 対応
        8. 6.3.9.8 複数デバイスの同期と決定論的レイテンシ
        9. 6.3.9.9 Subclass 0 システムでの動作
      10. 6.3.10 アラームの監視
        1. 6.3.10.1 クロック エラー検出
        2. 6.3.10.2 FIFO エラー検出
    4. 6.4 デバイスの機能モード
      1. 6.4.1 デュアル チャネル モード
      2. 6.4.2 シングル チャネル モード (DES モード)
      3. 6.4.3 デュアル入力シングル チャネル モード (デュアル DES モード)
      4. 6.4.4 JESD204C モード
        1. 6.4.4.1 JESD204C 動作モード表
        2. 6.4.4.2 JESD204C モード (続き)
        3. 6.4.4.3 JESD204C トランスポート層のデータ形式
        4. 6.4.4.4 64B/66B 同期ヘッダ ストリームの構成
      5. 6.4.5 パワーダウン モード
      6. 6.4.6 テスト モード
        1. 6.4.6.1 シリアライザのテスト モードの詳細
        2. 6.4.6.2 PRBS テスト モード
        3. 6.4.6.3 クロック パターン モード
        4. 6.4.6.4 ランプ テスト モード
        5. 6.4.6.5 ショートおよびロング トランスポート テスト モード
          1. 6.4.6.5.1 ショート トランスポート テスト パターン
        6. 6.4.6.6 D21.5 テスト モード
        7. 6.4.6.7 K28.5 テスト モード
        8. 6.4.6.8 反復 ILA テスト モード
        9. 6.4.6.9 修正 RPAT テスト モード
      7. 6.4.7 キャリブレーション モードとトリミング
        1. 6.4.7.1 フォアグラウンド キャリブレーション モード
        2. 6.4.7.2 バックグラウンド キャリブレーション モード
        3. 6.4.7.3 低消費電力バックグラウンド キャリブレーション (LPBG) モード
      8. 6.4.8 オフセット キャリブレーション
      9. 6.4.9 トリミング
    5. 6.5 プログラミング
      1. 6.5.1 シリアル インターフェイスの使い方
        1. 6.5.1.1 SCS
        2. 6.5.1.2 SCLK
        3. 6.5.1.3 SDI
        4. 6.5.1.4 SDO
        5. 6.5.1.5 ストリーミング モード
    6. 6.6 SPI レジスタ マップ
  8. アプリケーション情報に関する免責事項
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 広帯域 RF サンプリング レシーバ
        1. 7.2.1.1 設計要件
          1. 7.2.1.1.1 入力信号パス
          2. 7.2.1.1.2 クロック供給
        2. 7.2.1.2 詳細な設計手順
          1. 7.2.1.2.1 AC カップリング コンデンサの値の計算
      2. 7.2.2 再構成可能デュアル チャネル 5GSPS またはシングル チャネル 10GSPS オシロスコープ
        1. 7.2.2.1 設計要件
          1. 7.2.2.1.1 入力信号パス
          2. 7.2.2.1.2 クロック供給
          3. 7.2.2.1.3 ADC12DJ5200-EP オシロスコープ アプリケーション
    3. 7.3 初期化セットアップ
    4. 7.4 電源に関する推奨事項
      1. 7.4.1 電源シーケンス
    5. 7.5 レイアウト
      1. 7.5.1 レイアウトのガイドライン
      2. 7.5.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 デバイス サポート
      1. 8.1.1 開発サポート
    2. 8.2 ドキュメントのサポート
      1. 8.2.1 関連資料
    3. 8.3 ドキュメントの更新通知を受け取る方法
    4. 8.4 サポート リソース
    5. 8.5 商標
    6. 8.6 静電気放電に関する注意事項
    7. 8.7 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

電気的特性:AC 仕様 (シングル チャネル モード)

標準値は、TA = 50°C、VA19 = 1.9V、VA11 = 1.1V、VD11 = 1.1V、デフォルトのフルスケール電圧、INA± に印加される入力信号、fIN = 347MHz、AIN = –1dBFS、fCLK = 5.12GHz、フィルタ処理された 1-VPP 正弦波クロック、JMODE = 1、デフォルト設定でディザー イネーブル、VA11、VD11 および VS11 ノイズ抑制オン (EN_VA11_NOISE_SUPPR = EN_VD11_NOISE_SUPPR = EN_VS11_NOISE_SUPPR = 1)、バックグラウンド キャリブレーションにおける値 (特に記述のない限り)。最小値および最大値は、「推奨動作条件」表に記載された公称電源電圧および動作温度範囲での値。
パラメータ テスト条件 最小値 標準値 最大値 単位
FPBW 最大出力入力帯域幅 (–3dB)(1) フォアグラウンド キャリブレーション 7.9 GHz
バックグラウンド キャリブレーション 7.9
CER コード エラー レート 最大 CER、JESD204C インターフェイス BERは付属していません 10-18 エラー / サンプル
NOISEDC DC 入力ノイズの標準偏差 入力なし、フォアグラウンド キャリブレーション。DC オフセットを除く、固定のインターリーブ スプリアス (fS / 2 および fS / 4 スプリアス) を含む、OS_CAL イネーブル 3.1 LSB
NSD ノイズ スペクトル密度、固定インターリーブ スプリアス (fS / 2 および fS / 4 スプリアス) を除く 最大フルスケール電圧 (VFS = 1.0VPP)、AIN = -20dBFS -154.2 dBFS/
Hz
デフォルトのフルスケール電圧 (VFS = 0.8VPP)、AIN = -20dBFS -152.9
NF ノイズ指数、ZS = 100Ω 最大フルスケール電圧 (VFS = 1.0VPP)、AIN = -20dBFS 20.8 dB
デフォルトのフルスケール電圧 (VFS = 0.8VPP)、AIN = -20dBFS 20.0
SNR 信号対雑音比、DC、HD2 ~ HD9、fS / 2、fS / 4fS / 2 – fIN, fS / 4 ± fIN を除く fIN = 347MHz AIN = -1dBFS 55.4 dBFS
AIN = -3dBFS 55.8
AIN = -12dBFS 56.5
AIN = -3dBFS, VFS = 1.VPP 56.9
fIN = 997MHz AIN = -1dBFS 55.3
AIN = -3dBFS 55.8
AIN = -12dBFS 56.3
fIN = 2397MHz AIN = -1dBFS, TA = -55℃ 48
AIN = -1dBFS, TA = 25℃ 52 54.6
AIN = -1dBFS, TA = 125℃ 51
AIN = -3dBFS 55.3
AIN = -12dBFS 56.4
AIN = -3dBFS, VFS = 1.VPP 56.2
fIN = 4197MHz AIN = -1dBFS 53.0
AIN = -3dBFS 54.0
AIN = -12dBFS 56.0
fIN = 5997MHz AIN = -1dBFS 51.4
AIN = -3dBFS 52.7
AIN = -12dBFS 55.8
fIN = 7997MHz AIN = -1dBFS 49.5
AIN = -3dBFS 51.0
AIN = -12dBFS 55.4
SINAD 信号対雑音比および歪み比、DC および fS / 2 固定スプリアスを除く fIN = 347MHz AIN = -1dBFS 53.5 dBFS
AIN = -3dBFS 54.4
AIN = -12dBFS 55.7
AIN = -3dBFS, VFS = 1.VPP 55.4
fIN = 997MHz AIN = -1dBFS 53.0
AIN = -3dBFS 54.1
AIN = -12dBFS 55.4
fIN = 2397MHz AIN = -1dBFS 50.7
AIN = -3dBFS 52.1
AIN = -12dBFS 55.1
AIN = -3dBFS, VFS = 1.VPP 52.4
fIN = 4197MHz AIN = -1dBFS 49.4
AIN = -3dBFS 50.9
AIN = -12dBFS 54.6
fIN = 5997MHz AIN = -1dBFS 48.2
AIN = -3dBFS 50.7
AIN = -12dBFS 54.8
fIN = 7997MHz AIN = -1dBFS 45.4
AIN = -3dBFS 48.2
AIN = -12dBFS 54.2
ENOB 有効ビット数、DC および fS / 2 固定スプリアスを除く fIN = 347MHz AIN = -1dBFS 8.6 ビット
AIN = -3dBFS 8.7
AIN = -12dBFS 9.0
AIN = -3dBFS, VFS = 1.VPP 8.9
fIN = 997MHz AIN = -1dBFS 8.5
AIN = -3dBFS 8.7
AIN = -12dBFS 8.9
fIN = 2397MHz AIN = -1dBFS 8.1
AIN = -3dBFS 8.4
AIN = -12dBFS 8.9
AIN = -3dBFS, VFS = 1.VPP 8.4
fIN = 4197MHz AIN = -1dBFS 7.9
AIN = -3dBFS 8.2
AIN = -12dBFS 8.8
fIN = 5997MHz AIN = -1dBFS 7.7
AIN = -3dBFS 8.1
AIN = -12dBFS 8.8
fIN = 7997MHz AIN = -1dBFS 7.3
AIN = -3dBFS 7.7
AIN = -12dBFS 8.7
SFDR スプリアス フリー ダイナミック レンジ、DC、fS / 4、および fS / 2 の固定スプリアスを除く fIN = 347MHz AIN = -1dBFS 63 dBFS
AIN = -3dBFS 67
AIN = -12dBFS 73
AIN = -3dBFS, VFS = 1.VPP 65
fIN = 997MHz AIN = -1dBFS 61
AIN = -3dBFS 64
AIN = -12dBFS 72
fIN = 2397MHz AIN = -1dBFS 55
AIN = -3dBFS 57
AIN = -12dBFS 67
AIN = -3dBFS, VFS = 1.VPP 58
fIN = 4197MHz AIN = -1dBFS 55
AIN = -3dBFS 57
AIN = -12dBFS 65
fIN = 5997MHz AIN = -1dBFS 55
AIN = -3dBFS 60
AIN = -12dBFS 70
fIN = 7997MHz AIN = -1dBFS 51
AIN = -3dBFS 55
AIN = -12dBFS 66
HD2 2 次高調波歪み fIN = 347MHz AIN = -1dBFS -74 dBFS
AIN = -3dBFS -75
AIN = -12dBFS -88
AIN = -3dBFS, VFS = 1.VPP -76
fIN = 997MHz AIN = -1dBFS -78
AIN = -3dBFS -78
AIN = -12dBFS -88
fIN = 2397MHz AIN = -1dBFS -76 -58
AIN = -3dBFS -81
AIN = -12dBFS -83
AIN = -3dBFS, VFS = 1.VPP -77
fIN = 4197MHz AIN = -1dBFS -71
AIN = -3dBFS -74
AIN = -12dBFS -84
fIN = 5997MHz AIN = -1dBFS -59
AIN = -3dBFS -64
AIN = -12dBFS -80
fIN = 7997MHz AIN = -1dBFS -54
AIN = -3dBFS -57
AIN = -12dBFS -74
HD3 3 次高調波歪み fIN = 347MHz AIN = -1dBFS -63 dBFS
AIN = -3dBFS -70
AIN = -12dBFS -82
AIN = -3dBFS, VFS = 1.VPP -67
fIN = 997MHz AIN = -1dBFS -65
AIN = -3dBFS -74
AIN = -12dBFS -83
fIN = 2397MHz AIN = -1dBFS -65 -58
AIN = -3dBFS -71
AIN = -12dBFS -86
AIN = -3dBFS, VFS = 1.VPP -68
fIN = 4197MHz AIN = -1dBFS -62
AIN = -3dBFS -68
AIN = -12dBFS -83
fIN = 5997MHz AIN = -1dBFS -55
AIN = -3dBFS -64
AIN = -12dBFS -83
fIN = 7997MHz AIN = -1dBFS -51
AIN = -3dBFS -57
AIN = -12dBFS -78
fS / 2 – fIN fS / 2 – fIN 入力信号依存のインターリーブ スプリアス fIN = 347MHz AIN = -1dBFS -66 dBFS
AIN = -3dBFS -70
AIN = -12dBFS -77
AIN = -3dBFS, VFS = 1.VPP -70
fIN = 997MHz AIN = -1dBFS -62
AIN = -3dBFS -65
AIN = -12dBFS -73
fIN = 2397MHz AIN = -1dBFS -55
AIN = -3dBFS -56
AIN = -12dBFS -67
AIN = -3dBFS, VFS = 1.VPP -57
fIN = 4197MHz AIN = -1dBFS -55
AIN = -3dBFS -57
AIN = -12dBFS -65
fIN = 5997MHz AIN = -1dBFS -59
AIN = -3dBFS -61
AIN = -12dBFS -71
fIN = 7997MHz AIN = -1dBFS -57
AIN = -3dBFS -58
AIN = -12dBFS -66
fS / 4 ± fIN fS / 4 ± fIN 入力信号依存のインターリーブ スプリアス fIN = 347MHz AIN = -1dBFS -71 dBFS
AIN = -3dBFS -73
AIN = -12dBFS -80
AIN = -3dBFS, VFS = 1.VPP -71
fIN = 997MHz AIN = -1dBFS -71
AIN = -3dBFS -70
AIN = -12dBFS -77
fIN = 2397MHz AIN = -1dBFS -69 -52
AIN = -3dBFS -71
AIN = -12dBFS -78
AIN = -3dBFS, VFS = 1.VPP -70
fIN = 4197MHz AIN = -1dBFS -67
AIN = -3dBFS -69
AIN = -12dBFS -75
fIN = 5997MHz AIN = -1dBFS -67
AIN = -3dBFS -69
AIN = -12dBFS -77
fIN = 7997MHz AIN = -1dBFS -67
AIN = -3dBFS -68
AIN = -12dBFS -77
fS / 2 fS / 2 固定インターリーブ スプリアス、入力信号から独立 AIN = –20dBFS、OS_CAL ディスエーブル -64 dBFS
AIN = –20dBFS、OS_CAL イネーブル -72
fS / 4 fS / 4 固定インターリーブ スプリアス、入力信号から独立 AIN = –20dBFS -67 -55 dBFS
SPUR 最悪のスプリアス、DC、HD2、HD3、fS / 2、fS / 4、fS / 2 - fIN、および fS / 4 ± fIN を除く fIN = 347MHz AIN = -1dBFS -76 dBFS
AIN = -3dBFS -75
AIN = -12dBFS -80
AIN = -3dBFS, VFS = 1.VPP -75
fIN = 997MHz AIN = -1dBFS -73
AIN = -3dBFS -74
AIN = -12dBFS -79
fIN = 2397MHz AIN = -1dBFS -74 -62
AIN = -3dBFS -77
AIN = -12dBFS -82
AIN = -3dBFS, VFS = 1.VPP -78
fIN = 4197MHz AIN = -1dBFS -70
AIN = -3dBFS -73
AIN = -12dBFS -77
fIN = 5997MHz AIN = -1dBFS -70
AIN = -3dBFS -72
AIN = -12dBFS -78
fIN = 7997MHz AIN = -1dBFS -66
AIN = -3dBFS -70
AIN = -12dBFS -79
IMD3 3 次相互変調歪 f1= 343MHz、
f2 = 353MHz
AIN = –7dBFS/トーン -77 dBFS
AIN = -9dBFS /トーン -82
AIN = -18dBFS /トーン -92
AIN =- 9dBFS /トーン、VFS = 1.0VPP -82
f1= 993MHz、
f2 = 1003MHz
AIN = –7dBFS/トーン -80
AIN = -9dBFS /トーン -83
AIN = -18dBFS /トーン -85
f1= 2393MHz、
f2 = 2403MHz
AIN = –7dBFS/トーン -80
AIN = -9dBFS /トーン -86
AIN = -18dBFS /トーン -94
AIN =- 9dBFS /トーン、VFS = 1.0VPP -82
f1= 4193MHz、
f2 = 4203MHz
AIN = –7dBFS/トーン -71
AIN = -9dBFS /トーン -76
AIN = -18dBFS /トーン -86
f1= 5993MHz、
f2 = 6003MHz
AIN = –7dBFS/トーン -59
AIN = -9dBFS /トーン -66
AIN = -18dBFS /トーン -88
f1= 7993MHz、
f2 = 8003MHz
AIN = –7dBFS/トーン -50
AIN = -9dBFS /トーン -57
AIN = -18dBFS /トーン -85
最大出力入力帯域幅 (FPBW) は、ADC の再構築された出力が、低い入力周波数において、フルスケール入力信号の電力より 3dB 下に低下した入力周波数として定義されます。有効帯域幅は、–3dB の最大出力入力帯域幅を超えることがあります。