JAJSVL6B November 2024 – September 2025 F29H850TU , F29H859TU-Q1
ADVMIX
デバイスのすべての機能を使用する必要のないアプリケーションについては、表 5-8 に、未使用のピンに対して許容される処置を示します。表 5-8 に複数の選択肢が示されている場合は、どれを採用してもかまいません。表 5-8 に記載されていないピンは、「ピン属性」の表に従って接続する必要があります。
| 信号名 | 許容される処置 |
|---|---|
| アナログ | |
| VREFHIx | VDDA に接続 |
| VREFLOx | VSSA に接続 |
| ADCINx (DAC ピンを除く) |
|
| ADCINx (DAC ピン) |
|
| デジタル | |
| GPIOx |
|
| X1 | VSS に接続 |
| X2 | 接続なし |
| TCK |
|
| TDI |
|
| TDO | 接続なし |
| TMS | 接続なし |
| ERRORSTS | 接続なし |
| 電源およびグランド | |
| VDD | すべての VDD ピンは、「ピン属性」の表に従って接続する必要があります。 |
| VDDA | 専用のアナログ電源を使用しない場合は、VDDIO に接続します。 |
| VDDIO | すべての VDDIO ピンは、「ピン属性」の表に従って接続する必要があります。 |
| VSS | すべての VSS ピンは、基板のグランドに接続する必要があります。 |
| VSSA | 専用のアナログ グランドを使用しない場合は、VSS に接続します。 |
| VSSOSC | このピンは、基板のグランドに接続します。 |