JAJSWE7A March   2025  – June 2025 DLP991UUV

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  保存条件
    3. 5.3  ESD 定格
    4. 5.4  推奨動作条件
    5. 5.5  熱に関する情報
    6. 5.6  電気的特性
    7. 5.7  スイッチング特性
    8. 5.8  タイミング要件
    9. 5.9  システム実装インターフェイスの荷重
    10. 5.10 マイクロミラー アレイの物理特性
    11. 5.11 マイクロミラー アレイの光学特性
    12. 5.12 ウィンドウの特性
    13. 5.13 チップセット コンポーネントの使用方法の仕様
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 電源インターフェイス
      2. 6.3.2 タイミング
    4. 6.4 デバイスの機能モード
    5. 6.5 光学インターフェイスおよびシステムの画質に関する検討事項
      1. 6.5.1 開口数および迷光制御
      2. 6.5.2 瞳孔一致
      3. 6.5.3 オーバーフィル照射
    6. 6.6 DMD 温度の計算
      1. 6.6.1 オフ状態熱差動 (TDELTA_MIN)
      2. 6.6.2 オン状態の熱差動 (TDELTA_MAX)
    7. 6.7 マイクロミラーの電力密度の計算
    8. 6.8 マイクロミラーのランデッド オン / ランデッド オフ デューティ サイクル
      1. 6.8.1 マイクロミラーのランデッド オン / ランデッド オフ デューティ サイクルの定義
      2. 6.8.2 DMD のランデッド デューティ サイクルと有効寿命
      3. 6.8.3 製品またはアプリケーションの長期平均ランデッド デューティ サイクルの推定
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 設計要件
      2. 7.2.2 詳細な設計手順
    3. 7.3 DMD ダイ温度センシング
  9. 電源に関する推奨事項
    1. 8.1 DMD 電源のパワーアップ手順
    2. 8.2 DMD 電源のパワーダウン手順
  10. レイアウト
    1. 9.1 レイアウトのガイドライン
      1. 9.1.1 PCB 設計規格
      2. 9.1.2 一般的な PCB 配線
        1. 9.1.2.1 パターンのインピーダンスと配線の優先度
        2. 9.1.2.2 PCB 層構成の例
        3. 9.1.2.3 パターン幅、間隔
        4. 9.1.2.4 電源およびグランド プレーン
        5. 9.1.2.5 パターン長の一致
          1. 9.1.2.5.1 HSSI 入力バス スキュー
          2. 9.1.2.5.2 その他のタイミング クリティカルな信号
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 デバイス サポート
      1. 10.1.1 デバイスの命名規則
      2. 10.1.2 デバイスのマーキング
    2. 10.2 ドキュメントのサポート
      1. 10.2.1 関連資料
    3. 10.3 ドキュメントの更新通知を受け取る方法
    4. 10.4 サポート・リソース
    5. 10.5 商標
    6. 10.6 静電気放電に関する注意事項
    7. 10.7 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報
    1. 12.1 付録:パッケージ オプション

ピン構成および機能

DLP991UUV FLV パッケージ321 ピン LGA底面図図 4-1 FLV パッケージ321 ピン LGA底面図
注意:

DLP991UUV DMD の信頼性が高く、長期にわたって安定した動作を確保するためには、以下の表に示す信号のレイアウトおよび動作を適切に管理することが極めて重要です。具体的な詳細とガイドラインについては、DLP®標準 SST デジタル マイクロ ミラー デバイスの PCB 設計要件を参照してください

表 4-1 パッケージのピン配置
ピン 入力と出力(1) ピンの説明 終端 パターン長 (mm)
名称 パッド ID
D_AP (0) E1 I HSSI バス A 信号 A0+ 差動 100Ω 10.79
D_AN (0) F2 I HSSI バス A 信号 A0 - 差動 100Ω 10.77
D_AP (1) J1 I HSSI バス A 信号 A1+ 差動 100Ω 13.77
D_AN (1) G1 I HSSI バス A 信号 A1 - 差動 100Ω 13.76
D_AP (2) A5 I HSSI バス A 信号 A2+ 差動 100Ω 10.34
D_AN (2) B6 I HSSI バス A 信号 A2 - 差動 100Ω 10.35
D_AP (3) K2 I HSSI バス A 信号 A3+ 差動 100Ω 12.36
D_AN (3) L1 I HSSI バス A 信号 A3 - 差動 100Ω 12.33
D_AP (4) B8 I HSSI バス A 信号 A4+ 差動 100Ω 9.64
D_AN (4) A7 I HSSI バス A 信号 A4 - 差動 100Ω 9.65
D_AP (5) A11 I HSSI バス A 信号 A5+ 差動 100Ω 11.96
D_AN (5) A9 I HSSI バス A 信号 A5 - 差動 100Ω 11.95
D_AP (6) R1 I HSSI バス A 信号 A6+ 差動 100Ω 17.77
D_AN (6) T2 I HSSI バス A 信号 A6 - 差動 100Ω 17.73
D_AP (7) W1 I HSSI バス A 信号 A7+ 差動 100Ω 21.44
D_AN (7) U1 I HSSI バス A 信号 A7 - 差動 100Ω 21.44
DCLK_AP P2 I HSSI バス A クロック+ 差動 100Ω 16.02
DCLK_AN N1 I HSSI バス A クロック- 差動 100Ω 16.01
D_BP (0) A13 I HSSI バス B 信号 B0+ 差動 100Ω 8.39
D_BN (0) B12 I HSSI バス B 信号 B0- 差動 100Ω 8.40
D_BP (1) P30 I HSSI バス B 信号 B1+ 差動 100Ω 30.31
D_BN (1) R31 I HSSI バス B 信号 B1- 差動 100Ω 30.31
D_BP (2) B14 I HSSI バス B 信号 B2+ 差動 100Ω 9.53
D_BN (2) A15 I HSSI バス B 信号 B2- 差動 100Ω 9.53
D_BP (3) A17 I HSSI バス B 信号 B3+ 差動 100Ω 11.23
D_BN (3) B16 I HSSI バス B 信号 B3- 差動 100Ω 11.24
D_BP (4) B20 I HSSI バス B 信号 B4+ 差動 100Ω 13.82
D_BN (4) A21 I HSSI バス B 信号 B4- 差動 100Ω 13.83
D_BP (5) N31 I HSSI バス B 信号 B5+ 差動 100Ω 26.98
D_BN (5) L31 I HSSI バス B 信号 B5- 差動 100Ω 27.00
D_BP (6) G31 I HSSI バス B 信号 B6+ 差動 100Ω 24.55
D_BN (6) J31 I HSSI バス B 信号 B6- 差動 100Ω 24.52
D_BP (7) B22 I HSSI バス B 信号 B7+ 差動 100Ω 16.27
D_BN (7) A23 I HSSI バス B 信号 B7- 差動 100Ω 16.30
DCLK_BP A19 I HSSI バス B クロック+ 差動 100Ω 12.98
DCLK_BN B18 I HSSI バス B クロック- 差動 100Ω 12.99
D_CP (0) AL7 I HSSI バス C 信号 C0+ 差動 100Ω 18.56
D_CN (0) AL5 I HSSI バス C 信号 C0 - 差動 100Ω 18.58
D_CP (1) AG1 I HSSI バス C 信号 C1+ 差動 100Ω 23.82
D_CN (1) AF2 I HSSI バス C 信号 C1 - 差動 100Ω 23.80
D_CP (2) AC1 I HSSI バス C 信号 C2+ 差動 100Ω 26.32
D_CN (2) AE1 I HSSI バス C 信号 C2 - 差動 100Ω 26.33
D_CP (3) AA1 I HSSI バス C 信号 C3+ 差動 100Ω 24.98
D_CN (3) AB2 I HSSI バス C 信号 C3 - 差動 100Ω 24.99
D_CP (4) AK10 I HSSI バス C 信号 C4+ 差動 100Ω 17.77
D_CN (4) AL9 I HSSI バス C 信号 C4 - 差動 100Ω 17.75
D_CP (5) AL15 I HSSI バス C 信号 C5+ 差動 100Ω 14.23
D_CN (5) AK14 I HSSI バス C 信号 C5 - 差動 100Ω 14.23
D_CP (6) AK18 I HSSI バス C 信号 C6+ 差動 100Ω 12.92
D_CN (6) AL17 I HSSI バス C 信号 C6 - 差動 100Ω 12.93
D_CP (7) AL19 I HSSI バス C 信号 C7+ 差動 100Ω 12.24
D_CN (7) AL21 I HSSI バス C 信号 C7 - 差動 100Ω 12.21
DCLK_CP AL13 I HSSI バス C クロック+ 差動 100Ω 14.81
DCLK_CN AL11 I HSSI バス C クロック- 差動 100Ω 14.81
D_DP (0) AL23 I HSSI バス D 信号 D0+ 差動 100Ω 8.814
D_DN (0) AK22 I HSSI バス D 信号 D0 - 差動 100Ω 8.82
D_DP (1) AL25 I HSSI バス D 信号 D1+ 差動 100Ω 10.21
D_DN (1) AK24 I HSSI バス D 信号 D1 - 差動 100Ω 10.21
D_DP (2) AK26 I HSSI バス D 信号 D2+ 差動 100Ω 11.98
D_DN (2) AL27 I HSSI バス D 信号 D2 - 差動 100Ω 11.98
D_DP (3) V30 I HSSI バス D 信号 D3+ 差動 100Ω 17.09
D_DN (3) U31 I HSSI バス D 信号 D3 - 差動 100Ω 17.05
D_DP (4) AF30 I HSSI バス D 信号 D4+ 差動 100Ω 12.25
D_DN (4) AE31 I HSSI バス D 信号 D4 - 差動 100Ω 12.23
D_DP (5) W31 I HSSI バス D 信号 D5+ 差動 100Ω 14.36
D_DN (5) Y30 I HSSI バス D 信号 D5 - 差動 100Ω 14.32
D_DP (6) AB30 I HSSI バス D 信号 D6+ 差動 100Ω 11.16
D_DN (6) AA31 I HSSI バス D 信号 D6 - 差動 100Ω 11.16
D_DP (7) AD30 I HSSI バス D 信号 D7+ 差動 100Ω 13.11
D_DN (7) AC31 I HSSI バス D 信号 D7 - 差動 100Ω 13.11
DCLK_DP AG31 I HSSI バス D クロック+ 差動 100Ω 13.93
DCLK_DN AH30 I HSSI バス D クロック- 差動 100Ω 13.93
LS_WDATA_P B26 I LSIF LVDS データ + 差動 100Ω 10.90
LS_WDATA_N A27 I LSIF LVDS データ - 差動 100Ω 10.90
LS_CLK_P B24 I LSIF LVDS CLK+ 差動 100Ω 11.05
LS_CLK_N A25 I LSIF LVDS CLK - 差動 100Ω 11.03
LS_RDATA_A F24 O LVCMOS 出力 2.04
LS_RDATA_B D26 O LVCMOS 出力 5.26
LS_RDATA_C F30 O LVCMOS 出力 9.57
LS_RDATA_D C27 O LVCMOS 出力 7.15
AMUX_OUT E17 O アナログ テスト マルチプレクサ 6.36
DMUX_OUT E29 O デジタル テスト マルチプレクサ 7.22
DMD_EN_ARSTZ AE23、E27、Y4 I ARSTZ 17.5kΩ プルダウン 63.74
TEMP_N E23 I 温度ダイオード N 3.21
TEMP_P F22 I 温度ダイオード P 2.86
VDD A29、A3、AA29、AB4、AD10、AD12、AD28、AD8、AE13、AE15、AF10、AF12、AF18、AF22、AF24、AF26、AF28、AF6、AH10、AH12、AH14、AH16、AH18、AJ1、AJ11、AJ21、AJ29、AJ31、AJ5、AK2、AL29、B4、C1、C13、C21、C29、C31、D12、D16、D18、D20、D24、D8、F10、F12、F16、F18、F20、F8、H16、H18、H20、H22、H24、H28、K4、L3、M4、N29、P28、P4、T28、T4、V28、V4、Y28 P デジタル コア電源電圧 平面
VDDA AB28、AD14、AD16、AD18、AD22、AD24、AE19、AE27、AF20、AH20、AH24、D10、D14、F6、G11、G15、H10、H12、H14、H26、H8、K28 P HSSI 電源電圧 平面
VRESET AF4、AG5、D6、E5 P マイクロミラーのリセット信号用の負のバイアスの供給電圧 平面
VBIAS AD4、AE3、D4 P マイクロミラーのリセット信号用の正のバイアスの供給電圧 平面
VOFFSET AD26、AE5、F26、F4、H4 P HVCMOS ロジック用の供給電圧、昇圧されたロジック レベル 平面
VSS A1、AA3、AC29、AC3、AD20、AD6、AE11、AE17、AE21、AE25、AE29、AE7、AE9、AF14、AF16、AF8、AG11、AG13、AG15、AG17、AG19、AG21、AG23、AG25、AG27、AG29、AG3、AH2、AH26、AH4、AH6、AK30、AK4、AK8、AL3、C3、D2、D22、D28、D30、E11、E13、E15、E19、E21、E25、E3、E31、E7、F14、G13、G17、G19、G21、G23、G25、G27、G29、G3、G5、G7、G9、H2、H30、H6、J29、J3、K30、L29、M2、M28、M30、N3、R29、R3、T30、U29、U3、V2、W29、W3、Y2 G グランド 平面
VSSA AD2、AH22、AH28、AJ13、AJ15、AJ17、AJ19、AJ23、AJ25、AJ27、AJ3、AJ7、AJ9、AK12、AK16、AK20、AK28、AK6、B10、B2、B28、B30、C11、C15、C17、C19、C23、C25、C5、C7、C9、E9 G グランド 平面
N/C AA5、AA27、AC5、AC27、AG7、AG9、AH8、F28、J5、J27、L5、L27、N27、R27、N5、R5、U5、U27、W5、W27 NC 接続なし
I = 入力、O = 出力、P = 電源、G = グランド、NC = 未接続