JAJSXI9 November 2025 MCF8329HS-Q1
PRODUCTION DATA
スリープ モードでは、すべてのゲート ドライバ、GVDD レギュレータ、AVDD レギュレータ、検出アンプ、I2C バスが無効化されます。DEV_MODE を 1b に設定することで、(スタンバイではなく) スリープ モードに移行するように本デバイスを構成できます。表 7-7 に、スリープ状態の開始と終了を示します。
| 入力リファレンス コマンド モード | スリープの開始、DEV_MODE = 1b | スリープの終了 | スタンバイの開始、DEV_MODE = 0b | スタンバイの終了 |
|---|---|---|---|---|
| SPEED/WAKE ピンのアナログ入力 | VSPEED/WAKE < VEN_SL (SLEEP_ENTRY_TIME = 00b または 01b の場合、tDET_SL_ANA の間、SLEEP_ENTRY_TIME = 10b または 11b の場合、tDET_SL_PWM の間) | VSPEED/WAKE > VEX_SL | VSPEED/WAKE < VEN_SB | VSPEED/WAKE > VEX_SB |
| PWM | VSPEED/WAKE < VIL (tDET_SL_PWM の間) | VSPEED/WAKE > VIH (tDET_PWM の間) | DutySPEED/WAKE < DutyEN_SB (tDET_SL_PWM の間) | DutySPEED/WAKE > DutyEX_SB (tDET_PWM の間) |
| 周波数 | VSPEED/WAKE < VIL (tDET_SL_PWM の間) | VSPEED/WAKE > VIH (tDET_PWM の間) | FreqSPEED/WAKE < FreqEN_SB (tDET_SL_PWM の間) | FreqSPEED/WAKE > FreqEX_SB (tDET_PWM の間) |
| I2C | VSPEED/WAKE< VIL および DIGITAL_SPEED_CTRL = 0h (tDET_SL_PWM の間) | VSPEED/WAKE > VIH | DIGITAL_SPEED_CTRL < DIGITAL_SPEED_CTRLEN_SB | DIGITAL_SPEED_CTRL > DIGITAL_SPEED_CTRLEX_SB |
パワーアップおよびパワーダウン中、内部レギュレータが無効化されているため、nFAULT ピンは Low に保持されます。レギュレータが有効化された後、nFAULT ピンは自動的に解放されます。