JAJT471 May 2025 ADC32RF52 , ADC32RF54 , ADC32RF55 , ADC32RF72 , ADC34RF52 , ADC34RF55 , ADC34RF72 , ADC3548 , ADC3549 , ADC3568 , ADC3569 , ADC3648 , ADC3649 , ADC3668 , ADC3669
周波数計画は、ADC ベースのシステム設計にとって重要な要素であり、スプリアス管理、ダイナミック レンジの最適化、AAF 設計、および効率的なデータ処理などの課題に対処します。思慮深い周波数計画を事前に実装すると、ナイキスト ゾーンのオーバーラップやクロック スプリアス汚染などの一般的な落とし穴を回避すると同時に、スプリアス抑制とダイナミック レンジの改善、ADC デジタル インターフェイスまたはデータ レートの削減、FPGA リソースの節約などの利点を享受できます。これらのトレードオフと、ADC デシメーションなどの機能を注意深く活用すると、多様なアプリケーションに適した、ソフトウェアの再構成可能な高性能レシーバ システムを実現すると同時に、次期サンプリング ホールを回避することができます。