TLV809E
- VDD = 0.7V~6V で RESET を確実に出力
- 固定遅延時間:40µs、10ms、50ms、100ms、200ms、400ms
- 消費電流 (IDD):250nA (標準値)
- 1µA (VDD = 3.3V での最大値)
- 出力トポロジ
- TLV809E:プッシュプル、アクティブ LOW
- TLV803E:オープンドレイン、アクティブ LOW
- TLV810E:プッシュプル、アクティブ HIGH
- 低電圧検出
- 高精度:±0.5% (標準値)
- 公称電圧モニタ:3V、3.3V、5V
- (VIT–):1.7V、1.8V、1.9V、2.4V、2.64V、
2.93V、3.08V、4.38V、4.63V
- パッケージ
- SOT23-3 (DBZ) (ピン 1 = GND)
- SOT23-3 (DBZ) (ピン 1 = RESET)
- SC-70 (DCK)
- 温度範囲:-40℃~+125℃
- MAX803/809/810、APX803/809/810 とピン互換
TLV803E、TLV809E、TLV810E は、TLV803、TLV853、TLV809、LM809、TPS3809、TLV810 を改良した代替品です。TLV803E、TLV809E、TLV810E は、バッテリ駆動アプリケーション向けの小さな消費電流、高い精度、広い温度範囲、システムの安定性を高めるための低いパワーオン・リセット電圧 (VPOR) を備えています。
TLV80xE および TLV81xE ファミリは、VDD 電圧レベルを監視する低 IQ (標準値 250nA、最大値 1µA) の電圧スーパーバイザ回路 (リセット IC) です。これらのデバイスは、出荷時にプログラムされた下降時のスレッショルド電圧 VIT– を電源電圧 VDD が下回ると、リセット信号を出力します。このリセット出力は、VDD 電圧が上昇時の電圧スレッショルド (VIT+) を上回った後、固定のリセット遅延時間 tD の間 LOW に維持されます。上昇時の電圧スレッショルドは、下降時のスレッショルド電圧 (VIT-) にヒステリシス (VHYS) を加えたものです。
VDD ピンの高速な過渡変動を無視するため、これらのデバイスにはグリッチ耐性が組み込まれています。これらの電圧スーパーバイザは消費電流が小さく精度が高い (標準値 ±0.5%) ため、低消費電力および携帯型アプリケーションでの使用に理想的です。TLV80xE および TLV81xE デバイスは、最低 VPOR = 0.7V までの電源電圧で、定義された出力ロジック状態を保つことが規定されています。TLV80xE および TLV81xE デバイスは業界標準の 3 ピン SOT23 (DBZ) パッケージと 3 ピン SC70 (DCK) パッケージで供給されます。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TLV8xxE 低消費電力 IQ 250nA の電源電圧スーパーバイザ データシート (Rev. D 翻訳版) | PDF | HTML | 最新の英語版をダウンロード (Rev.J) | PDF | HTML | 2020年 2月 10日 |
技術記事 | Using low-Iq voltage supervisors to extend battery life in handheld electronics | 2019年 9月 27日 | ||||
e-Book(PDF) | Voltage Supervisor and Reset ICs: Tips, Tricks and Basics | 2019年 6月 28日 | ||||
EVM ユーザー ガイド (英語) | TLV803EA29EVM 3-Pin Voltage Supervisor User Guide | 2019年 5月 10日 |
設計および開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。
TLV803EA29EVM — TLV803E 低消費電力、3 ピン電圧スーパーバイザ (リセット IC) の評価基板
TLV803EA29 評価基板 (EVM) は、3 ピン電圧スーパーバイザとリセット IC である TLV803E デバイスの性能評価を意図した設計を採用しています。TLV803E は、最大 6V の動作に対応するとともに、最大誤差 2% の精度に加え、2μA (最大) の低静止電流を維持します。
TLV803EA29EVM は、あらゆるデバイス出力トポロジをサポートしているほか、シャントを実装しており、オープン・ドレイン出力版の場合はジャンパ J1 への取り付けを行います。詳細については、TLV803E のデータシートをご覧ください。
PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TIDA-050027 — 省電力の最大化向けにフレキシブルなパーティションを採用したマルチレール TV 電源のリファレンス・デザイン
パッケージ | ピン数 | ダウンロード |
---|---|---|
SC70 (DCK) | 3 | オプションの表示 |
SOT-23 (DBZ) | 3 | オプションの表示 |
X2SON (DPW) | 5 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果