TMS320C25 は新規設計での使用を推奨しません
従来の設計をサポートできるようにこの製品は引き続き生産中ですが、TI はこの製品を新規の設計には推奨しません。以下の代替品のいずれかをご検討ください。
open-in-new 代替品と比較
比較対象デバイスと類似の機能
TMS320C6748 アクティブ 低消費電力 C674x 浮動小数点 DSP - 456MHz、SATA 搭載 This product is a newer generation of DSPs with higher performance & improved connectivity options.

製品詳細

DSP (max) (MHz) 40 Rating Catalog Operating temperature range (°C) -40 to 85
DSP (max) (MHz) 40 Rating Catalog Operating temperature range (°C) -40 to 85
CPGA (GB) 68 594.3844 mm² 24.38 x 24.38 PLCC (FN) 68 632.5225 mm² 25.15 x 25.15
  • 80-ns Instruction Cycle Time
  • 544 Words of On-Chip Data RAM
  • 4K Words of On-Chip Secure Program EPROM (TMS320E25)
  • 4K Words of On-Chip Program ROM (TMS320C25)
  • 128K Words of Data/Program Space
  • 32-Bit ALU/Accumulator
  • 16 × 16-Bit Multiplier With a 32-Bit Product
  • Block Moves for Data/Program Management
  • Repeat Instructions for Efficient Use of Program Space
  • Serial Port for Direct Codec Interface
  • Synchronization Input for Synchronous Multiprocessor Configurations
  • Wait States for Communication to Slow Off-Chip Memories/Peripherals
  • On-Chip Timer for Control Operations
  • Single 5-V Supply
  • Packaging: 68-Pin PGA, PLCC, and CER-QUAD
  • 68-to-28 Pin Conversion Adapter Socket for EPROM Programming
  • Commercial and Military Versions Available
  • NMOS Technology:
    TMS32020 . . . 200-ns cycle time
  • CMOS Technology:
    TMS320C25 . . . 100-ns cycle time
    TMS320E25 . . . 100-ns cycle time
    TMS320C25-50 . . . 80-ns cycle time

  • 80-ns Instruction Cycle Time
  • 544 Words of On-Chip Data RAM
  • 4K Words of On-Chip Secure Program EPROM (TMS320E25)
  • 4K Words of On-Chip Program ROM (TMS320C25)
  • 128K Words of Data/Program Space
  • 32-Bit ALU/Accumulator
  • 16 × 16-Bit Multiplier With a 32-Bit Product
  • Block Moves for Data/Program Management
  • Repeat Instructions for Efficient Use of Program Space
  • Serial Port for Direct Codec Interface
  • Synchronization Input for Synchronous Multiprocessor Configurations
  • Wait States for Communication to Slow Off-Chip Memories/Peripherals
  • On-Chip Timer for Control Operations
  • Single 5-V Supply
  • Packaging: 68-Pin PGA, PLCC, and CER-QUAD
  • 68-to-28 Pin Conversion Adapter Socket for EPROM Programming
  • Commercial and Military Versions Available
  • NMOS Technology:
    TMS32020 . . . 200-ns cycle time
  • CMOS Technology:
    TMS320C25 . . . 100-ns cycle time
    TMS320E25 . . . 100-ns cycle time
    TMS320C25-50 . . . 80-ns cycle time

This data sheet provides complete design documentation for the second-generation devices of the TMS320 family. This facilitates the selection of the devices best suited for user applications by providing all specifications and special features for each TMS320 member. This data sheet is divided into four major sections: architecture, electrical specifications (NMOS and CMOS), timing diagrams, and mechanical data. In each of these sections, generic information is presented first, followed by specific device information. An index is provided for quick reference to specific information about a device.

The TMS320 family of 16/32-bit single-chip digital signal processors combines the flexibility of a high-speed controller with the numerical capability of an array processor, thereby offering an inexpensive alternative to multichip bit-slice processors. The highly paralleled architecture and efficient instruction set provide speed and flexibility to produce a MOS microprocessor family that is capable of executing more than 12.5 MIPS (million instructions per section). The TMS320 family optimizes speed by implementing functions in hardware that other processors implement through microcode or software. This hardware-intensive approach provides the design engineer with processing power previously unavailable on a single chip.

The TMS320 family consists of three generations of digital signal processors. The first generation contains the TMS32010 and its spinoffs. The second generation includes the TMS32020, TMS320C25, and TMS320E25, which are described in this data sheet. The TMS320C30 is a floating-point DSP device designed for even higher performance. Many features are common among the TMS320 processors. Specific features are added in each processor to provide different cost/performance tradeoffs. Software compatibility is maintained throughout the family to protect the user's investment in architecture. Each processor has software and hardware tools to facilitate rapid design.

This data sheet provides complete design documentation for the second-generation devices of the TMS320 family. This facilitates the selection of the devices best suited for user applications by providing all specifications and special features for each TMS320 member. This data sheet is divided into four major sections: architecture, electrical specifications (NMOS and CMOS), timing diagrams, and mechanical data. In each of these sections, generic information is presented first, followed by specific device information. An index is provided for quick reference to specific information about a device.

The TMS320 family of 16/32-bit single-chip digital signal processors combines the flexibility of a high-speed controller with the numerical capability of an array processor, thereby offering an inexpensive alternative to multichip bit-slice processors. The highly paralleled architecture and efficient instruction set provide speed and flexibility to produce a MOS microprocessor family that is capable of executing more than 12.5 MIPS (million instructions per section). The TMS320 family optimizes speed by implementing functions in hardware that other processors implement through microcode or software. This hardware-intensive approach provides the design engineer with processing power previously unavailable on a single chip.

The TMS320 family consists of three generations of digital signal processors. The first generation contains the TMS32010 and its spinoffs. The second generation includes the TMS32020, TMS320C25, and TMS320E25, which are described in this data sheet. The TMS320C30 is a floating-point DSP device designed for even higher performance. Many features are common among the TMS320 processors. Specific features are added in each processor to provide different cost/performance tradeoffs. Software compatibility is maintained throughout the family to protect the user's investment in architecture. Each processor has software and hardware tools to facilitate rapid design.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
20 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Second-Generation Digital Signal Processors データシート (Rev. B) 1990年 11月 1日
アプリケーション・ノート TMS320 Hardware Applications ( Contains Scanned Text) 1997年 10月 1日
アプリケーション・ノート Implementing Field-Oriented Control of AC Motors with the TMS320C25 DSP 1997年 7月 1日
アプリケーション・ノート Sensorless Control of a Trapezoidal Brushless DC Motor Using the TMS320C25 DSP 1997年 7月 1日
アプリケーション・ノート TMS320C25 Logical Shifts in Parallel With ALU Operations 1997年 6月 1日
アプリケーション・ノート Interfacing the TLC2543 ADC to the TMS320C25 DSP 1997年 2月 25日
ユーザー・ガイド Addendum to TMS320C2xx Data Sheet & User's Guides, SPRS028/SPRU093/SPRU014C (Rev. A) 1996年 9月 15日
アプリケーション・ノート Design of Active Noise Control Systems With the TMS320 Family 1996年 6月 1日
アプリケーション・ノート Engine Knock Detection Using Spectral Analysis With TMS320C25 or TMS320C30 DSPs 1995年 1月 1日
アプリケーション・ノート Setting Up TMS320 DSP Interrupts in 'C' 1994年 11月 1日
アプリケーション・ノート 8 X 8 Discrete Cosine Transforms on TMS320C25/TMS320C30 (Contains Scanned Text) 1994年 10月 1日
アプリケーション・ノート A DSP GMSK Modem for Mobitex and Other Wireless Infrastructures 1994年 10月 1日
アプリケーション・ノート Adaptive Filters With TMS320C25 or TMS320C30 ( Contains Scanned Text) 1994年 10月 1日
アプリケーション・ノート Automated Dialing of Cellular Telephones Using Speech Recognition 1994年 10月 1日
アプリケーション・ノート Speaker Independent Speech Recognition on the TMS320C2x and TMS320C5x DSPs 1994年 10月 1日
アプリケーション・ノート Minimizing Quantization Effects Using the TMS320 DSP Family 1994年 7月 1日
アプリケーション・ノート Transmission of Still and Moving Images Over Narrowband Channels 1994年 2月 1日
ユーザー・ガイド Addendum To The TMS320C2x C Source Debugger User's Guide 1992年 6月 1日
ユーザー・ガイド TMS320C2x C Source Debugger User's Guide 1991年 4月 1日
アプリケーション・ノート Interfacing the TLC32040 Family to the TMS320 Family (Rev. A) 1988年 1月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

設計ツール

PROCESSORS-3P-SEARCH — Arm® ベースの MPU、Arm ベースのマイコン、DSP に対応するサードパーティ各社を検索するためのツール

TI は複数の企業と提携し、TI の各種プロセッサを使用した幅広いソフトウェア、ツール、SOM (システム・オン・モジュール) を提供する方法で、量産までの開発期間短縮を支援しています。この検索ツールをダウンロードすると、サード・パーティーの各種ソリューションを手早く参照し、お客様のニーズに適したサード・パーティーを見つけることができます。掲載されている各種ソフトウェア、ツール、モジュールの製造と管理を実施しているのは、TI (テキサス・インスツルメンツ) ではなく独立系サード・パーティー各社です。

検索ツールは、製品の種類別に以下の分類を採用しています。

  • ツールに該当するのは、IDE (...)
パッケージ ピン数 ダウンロード
CPGA (GB) 68 オプションの表示
PLCC (FN) 68 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ