SN74LVC1G175

활성

비동기 클리어를 지원하는 단일 D형 플립플롭

제품 상세 정보

Number of channels 1 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 150 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
Number of channels 1 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 150 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
DSBGA (YZP) 6 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1
  • Available in the Texas Instruments
    NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.3 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down
    Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Available in the Texas Instruments
    NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.3 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down
    Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

This single D-type flip-flop is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G175 device has an asynchronous clear (CLR) input. When CLR is high, data from the input pin (D) is transferred to the output pin (Q) on the clock's (CLK) rising edge. When CLR is low, Q is forced into the low state, regardless of the clock edge or data on D.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

This single D-type flip-flop is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G175 device has an asynchronous clear (CLR) input. When CLR is high, data from the input pin (D) is transferred to the output pin (Q) on the clock's (CLK) rising edge. When CLR is low, Q is forced into the low state, regardless of the clock edge or data on D.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치보다 업그레이드된 기능을 지원하는 드롭인 대체품
SN74AUP1G74 활성 저전력 단일 양극 에지 트리거 D형 플립플롭 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
31개 모두 보기
유형 직함 날짜
* Data sheet SN74LVC1G175 Single D-Type Flip-Flop With Asynchronous Clear datasheet (Rev. G) PDF | HTML 2015/06/30
Product overview Generate an Enable Signal that can be Toggled PDF | HTML 2023/06/14
Application note Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022/12/15
Application note Implications of Slow or Floating CMOS Inputs (Rev. E) 2021/07/26
Selection guide Little Logic Guide 2018 (Rev. G) 2018/07/06
Application note Push-Button Circuit (Rev. B) 2017/11/01
Selection guide Logic Guide (Rev. AB) 2017/06/12
Application note How to Select Little Logic (Rev. A) 2016/07/26
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015/12/02
User guide LOGIC Pocket Data Book (Rev. B) 2007/01/16
Product overview Design Summary for WCSP Little Logic (Rev. B) 2004/11/04
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004/07/08
Application note Selecting the Right Level Translation Solution (Rev. A) 2004/06/22
User guide Signal Switch Data Book (Rev. A) 2003/11/14
Application note Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003/11/06
User guide LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002/12/18
Application note Texas Instruments Little Logic Application Report 2002/11/01
Application note TI IBIS File Creation, Validation, and Distribution Processes 2002/08/29
More literature Standard Linear & Logic for PCs, Servers & Motherboards 2002/06/13
Application note 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002/05/22
Application note Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002/05/10
More literature STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002/03/27
Application note Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997/12/01
Application note Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997/08/01
Application note CMOS Power Consumption and CPD Calculation (Rev. B) 1997/06/01
Application note LVC Characterization Information 1996/12/01
Application note Input and Output Characteristics of Digital Integrated Circuits 1996/10/01
Application note Live Insertion 1996/10/01
Design guide Low-Voltage Logic (LVC) Designer's Guide 1996/09/01
Application note Understanding Advanced Bus-Interface Products Design Guide 1996/05/01
Selection guide Logic Guide (Rev. AC) PDF | HTML 1994/06/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

5-8-LOGIC-EVM — 5핀~8핀 DCK, DCT, DCU, DRL 및 DBV 패키지용 일반 논리 평가 모듈

5~8핀 수의 DCK, DCT, DCU, DRL 또는 DBV 패키지가 있는 모든 디바이스를 지원하도록 설계된 유연한 EVM.
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

HSPICE MODEL OF SN74LVC1G175

SCEJ203.ZIP (87 KB) - HSpice Model
시뮬레이션 모델

SN74LVC1G175 IBIS Model (Rev. A)

SCEM412A.ZIP (44 KB) - IBIS Model
레퍼런스 디자인

TIDA-01081 — 머신 러닝을 위한 LED 조명 제어 레퍼런스 설계

이 LED 조명 제어 레퍼런스 설계는 여러 개의 고전력 LED(발광 다이오드)의 스트링을 구동 및 제어하는 고유한 접근 방식을 보여줍니다. 이 레퍼런스 설계는 산업용 머신 비전 시스템을 대상으로 하지만 다른 산업용 또는 차량용 조명 애플리케이션에도 적합합니다. 이 설계를 사용하면 사용자가 LED 전류 및 타이밍을 프로그래밍하여 밝기를 높일 수 있도록 LED를 안전하게 오버드라이빙할 수 있습니다. 이 설계는 자율적으로 작동할 수도 있지만 절연 인터페이스를 통해 트리거하거나 트리거를 생성할 수도 있습니다. 내부 회로 블록은 넓은 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01393 — Xilinx® Zynq® UltraScale+™ MPSoC 애플리케이션용 전원 레퍼런스 설계

이 레퍼런스 설계는 다양한 사용 사례에서 전체 Xilinx® Zynq® UltraScale+(ZU+) MPSoC 장치 제품군을 처리하도록 설계된 구성 가능한 전원 솔루션입니다.

TPS65086x PMIC의 다양한 버전을 통해 이 설계는 듀얼 코어 Arm® Cortex®-A53 애플리케이션 프로세서와 듀얼 코어 Arm Cortex-R5 실시간 프로세서를 갖춘 기본 ZU2CG 장치부터 그래픽 처리 장치, 비디오 코덱 장치 및 최대 16개의 16.3Gbps 트랜시버와 같은 다른 부품을 MPSoC에 추가하는 하이엔드 ZU7EV, (...)

Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00210 — 브러시드 DC 드라이브를 위한 75V/10A 보호 풀 브리지 전력계 레퍼런스 디자인

스테퍼 드라이브는 일반적으로 12VDC~48VDC에서 작동하는 다양한 애플리케이션에 사용됩니다. TI는 산업 표준 스텝/방향 및 병렬 제어 인터페이스가 포함된 풍부한 스테퍼 모터 드라이버 솔루션 제품군을 제공합니다.

더 높은 토크와 전력이 필요한 애플리케이션의 경우, 종종 48VDC 이상의 전압이 사용되며 최대 100VDC까지 사용됩니다 TIDA-00210은 이러한 스테퍼 드라이브용 솔루션을 제공합니다. TIDA-00210은 병렬 구성에서 TIDA-00365를 기반으로 하는 2개의 보호 풀 브리지 전력 단계를 사용합니다. 각 풀 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00365 — 브러시드 DC 드라이브를 위한 75V/10A 보호 풀 브리지 전력계 레퍼런스 설계

저전압 브러시드 DC 드라이브는 많은 애플리케이션에 사용됩니다. TI는 최대 60V까지의 브러시드 DC 모터를 하나 이상 제어할 수 있는 유연한 제어 인터페이스 옵션을 갖춘 다양한 브러시드 DC 모터 드라이버 솔루션 제품군을 제공합니다.  더 높은 토크와 전력이 필요한 애플리케이션의 경우 종종 60VDC 이상의 전압이 사용됩니다. TIDA-00365 보호 풀 브리지는 공칭 75VDC 입력 및 10A 출력 전류에서 작동하며, 증폭기가 통합된 100V 풀 브리지 게이트 드라이버 SM72295와 초저 게이트 충전 및 낮은 열 저항을 (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상