TIDA-01015

4-GHz-Takt-Referenzdesign für 12-Bit-Highspeed-ADCs in digitalen Oszilloskopen und Drahtlos-Testern

TIDA-01015

Designdateien

Überblick

Das TIDA-01015 ist ein Referenzdesign für eine Taktlösung für Highspeed-GSPS-ADCs mit direkter HF-Abtastung. Dieses Design zeigt die Bedeutung der Abtasttaktfrequenz für die Erzielung eines hohen SNR für Eingangssignalfrequenzen in der zweiten Nyquist-Zone. Der ADC12J4000 ist ein 12-Bit-ADC mit HF-Abtastung und 4 GSPS mit einer Eingangsbandbreite von 3 dB bei 3,2 GHz, der Signale bis zu 4 GHz erfassen kann. Dieses Design zeigt eine Taktlösung für den ADC12J4000 mit TRF3765 zur Erzielung einer hohen SNR-Leistung bei hohen Eingangsfrequenzen, wie sie in Anwendungen wie digitalen Speicheroszilloskopen (DSO) und drahtlosen Prüfgeräten verwendet wird.

Merkmale
  • ADC-Taktlösung mit HF-Abtastung, 12 Bit, 4 GSPS
  • Erfassungsfähigkeit von Eingangssignalen bis zu 4 GHz
  • JESD204B-kompatible Taktlösung mit geringem Phasenrauschen für ADCs mit HF-Abtastung
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUCP0.PDF (929 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRP57.PDF (1635 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRP56.PDF (70 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRP59.ZIP (10463 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCD06.ZIP (713 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRP58.PDF (2245 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRP55.PDF (399 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

HF-PLLs und Synthesizer

TRF3765Rauscharme Integer-N/Fractional-N-PLL mit integriertem VCO und bis zu 8 Ausgängen, 300–4800 MHz

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS74901Einstellbarer Spannungsregler mit extrem niedrigem Dropout, 3 A, niedrige VIN (0,8 V), mit Power Goo

Datenblatt: PDF | HTML
Takt-Jitter-Cleaner

LMK04828Ultra rauscharmer, JESD204B-konformer Takt-Jitter-Cleaner mit integriertem 2.370 bis 2.630-MHz-VCO0.

Datenblatt: PDF | HTML
Halbleiter

SN74LVC1G125Einzelner 1,65-V- bis 5,5-V-Puffer mit Tri-State-Ausgängen

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12J4000Analog-zu-Digital-Wandler (ADC), 12-Bit, 4.0 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TLV702Low-Dropout-Spannungsregler, hohes PSRR, 300 mA, niedriger Ruhestrom mit Aktivierung

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

TPS54327Synchroner Abwärtswandler, 4,5 bis 18 V Eingangsspannung, 3 A

Datenblatt: PDF | HTML
Spannungsumsetzer

SN74AVC4T774Bus-Transceiver, 4 Bit, doppelte Stromversorgung mit konfigurierbarer Spannungspegelumsetzung und Au

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden 4GHz Clock for 12Bit High Speed ADCs in DSO and Wireless Testers Ref Design 14.12.2016

Verwandte Designressourcen

Hardware-Entwicklung

Evaluierungsplatine
ADC12J4000EVM ADC12J4000 Analog-Digital-Wandler, 12 Bit, 4,0 GSPS mit HF-Abtastung – Evaluierungsmodul

Referenzdesigns

Referenzdesign
TIDA-00359 Taktgebungs-Referenzdesign für GSPS-ADCs TIDA-01016 Taktungsreferenzdesign für RF-Abtast-ADCs in Signalanalysatoren und Drahtlos-Testern TIDA-01017 Referenzdesign für Highspeed-Mehrkanal-ADC-Takt für Oszilloskope, Drahtlos-Tester und Radareinheiten TIDA-01021 Mehrkanaliges JESD204B 15-GHz-Taktreferenzdesign für DSO-, Radar- und 5G-Drahtlos-Tester TIDA-01022 Referenzdesign für flexibles Mehrkanal-AFE mit 3,2 GSPS für DSOs, Radar und drahtlose 5G-Prüfgeräte TIDA-01023 Referenzdesign zur JESD204B-Takt-Erzeugung mit hoher Kanalanzahl für RADAR- und 5G-Drahtlostester TIDA-01024 Referenzdesign JESD204B-Daisy-Chain-Taktquelle , hoher Kanalzahl für RADAR- und 5G-Drahtlos-Tester

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.