TIDA-01017

Referenzdesign für Highspeed-Mehrkanal-ADC-Takt für Oszilloskope, Drahtlos-Tester und Radareinheiten

TIDA-01017

Designdateien

Überblick

Das Referenzdesign TIDA-01017 demonstriert die Leistung einer Taktlösung für ein Highspeed-Mehrkanalsystem, analysiert durch Messung des Kanal-zu-Kanal-Versatzes für den gesamten Eingangsfrequenzbereich des HF-Abtast-ADC. Der Kanal-zu-Kanal-Versatz ist für Phased-Array-Radar- und -Oszilloskop-Anwendungen von entscheidender Bedeutung. ADC12J4000 ist ein energieeffizienter 12-Bit-Analog-Digital-Wandler (ADC) mit HF-Abtastung und 4 GSPS mit gepuffertem Analogeingang, integriertem digitalen Abwärtswandler und JESD204B-Schnittstelle, der Signale bis zu 4 GHz erfasst. Dieses Design zeigt die Taktlösung mit LMK04828, um die Synchronisierung zwischen mehreren ADC12J4000-Signalketten mit synchronisierter SYSREF zu erreichen.

Merkmale
  • Synchronisierung von mehrkanaligen Highspeed-ADCs
  • ADC-Taktlösung mit HF-Abtastung
  • 4-GHz-Hochfrequenz-Eingangssignalerfassungsfähigkeit
  • Taktlösung mit geringem Phasenrauschen für HF-Sampling-ACC
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUCP1.PDF (978 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRP87.PDF (1640 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRP86.PDF (70 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRP89.ZIP (10463 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCD12.ZIP (713 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRP88.PDF (2736 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRP85.PDF (399 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Takt-Jitter-Cleaner

LMK04828Ultra rauscharmer, JESD204B-konformer Takt-Jitter-Cleaner mit integriertem 2.370 bis 2.630-MHz-VCO0.

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS74901Einstellbarer Spannungsregler mit extrem niedrigem Dropout, 3 A, niedrige VIN (0,8 V), mit Power Goo

Datenblatt: PDF | HTML
Nicht invertierende Puffer & Treiber

SN74LVC1G125Einzelner 1,65-V- bis 5,5-V-Puffer mit Tri-State-Ausgängen

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12J4000Analog-zu-Digital-Wandler (ADC), 12-Bit, 4.0 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TLV702Low-Dropout-Spannungsregler, hohes PSRR, 300 mA, niedriger Ruhestrom mit Aktivierung

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

TPS54327Synchroner Abwärtswandler, 4,5 bis 18 V Eingangsspannung, 3 A

Datenblatt: PDF | HTML
Spannungsumsetzer

SN74AVC4T774Bus-Transceiver, 4 Bit, doppelte Stromversorgung mit konfigurierbarer Spannungspegelumsetzung und Au

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden High-Speed Multichannel ADC Clock for Oscilloscopes Reference Design 15.12.2016

Verwandte Designressourcen

Hardware-Entwicklung

Evaluierungsplatine
ADC12J4000EVM ADC12J4000 Analog-Digital-Wandler, 12 Bit, 4,0 GSPS mit HF-Abtastung – Evaluierungsmodul LMK04828BEVM LMK04828-Evaluierungsmodul

Referenzdesigns

Referenzdesign
TIDA-00432 Synchronisierung von JESD204B Gigasample-A/D-Wandlern mit Xilinx-Plattform für Phased-Array-Radarsys TIDA-01015 4-GHz-Takt-Referenzdesign für 12-Bit-Highspeed-ADCs in digitalen Oszilloskopen und Drahtlos-Testern TIDA-01016 Taktungsreferenzdesign für RF-Abtast-ADCs in Signalanalysatoren und Drahtlos-Testern TIDA-01021 Mehrkanaliges JESD204B 15-GHz-Taktreferenzdesign für DSO-, Radar- und 5G-Drahtlos-Tester TIDA-01022 Referenzdesign für flexibles Mehrkanal-AFE mit 3,2 GSPS für DSOs, Radar und drahtlose 5G-Prüfgeräte TIDA-01023 Referenzdesign zur JESD204B-Takt-Erzeugung mit hoher Kanalanzahl für RADAR- und 5G-Drahtlostester TIDA-01024 Referenzdesign JESD204B-Daisy-Chain-Taktquelle , hoher Kanalzahl für RADAR- und 5G-Drahtlos-Tester

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.