TIDA-01023

Referenzdesign zur JESD204B-Takt-Erzeugung mit hoher Kanalanzahl für RADAR- und 5G-Drahtlostester

TIDA-01023

Designdateien

Überblick

Highspeed-Mehrkanalanwendungen erfordern rauscharme und skalierbare Taktlösungen, die eine präzise Kanal-zu-Kanal-Anpassung des Versatzes ermöglichen, um ein optimales System-SNR, SFDR und ENOB zu erreichen. Dieses Referenzdesign unterstützt synchronisierte Taktgeber mit hoher Kanalanzahl von JESD204B mit einem Master- und mehreren Slave-Taktbausteinen. Dieses Design stellt mehrkanalige JESD204B-Taktgeber mit dem Takt-Jitter-Cleaner LMK04828 und einem Breitband-PLL LMX2594 von TI mit integrierten VCOs bereit, um einen Takt-Takt-Versatz von < 10 ps zu erreichen. Dieses Design wird mit den ADC12DJ3200-EVMs von TI bei 3 GSPS getestet, und ein Kanal-zu-Kanal-Versatz von < 50 ps wird bei verbesserter SNR-Leistung erreicht. Alle wichtigen Designtheorien werden beschrieben, um den Benutzer durch den Teileauswahlprozess und die Designoptimierung zu führen. Schließlich sind Schaltpläne, Platinenlayouts, Hardwaretests und Testergebnisse enthalten.

Merkmale
  • Hochfrequenz (GSPS)-Abtasttaktgenerierung
  • Hohe Kanalanzahl und skalierbare JESD204B-konforme Taktlösung
  • Taktung mit geringem Phasenrauschen für HF-Abtast-ADC/DAC
  • Konfigurierbare Phasensynchronisierung zur Erzielung eines geringen Versatzes bei Mehrkanalsystemen
  • Unterstützt Highspeed-Wandler und Datenerfassungskarten von TI (ADC12DJ3200EVM, TSW14J56/TSW14J57)
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUDS0.PDF (1308 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRV54.PDF (1082 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRV55.PDF (644 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRV52.PDF (193 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRV53.PDF (95 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRV58.ZIP (17783 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDRV59.ZIP (7977 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCED6.ZIP (6569 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDCED7.ZIP (2080 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRV56.PDF (7468 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRV57.PDF (4390 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRV51.PDF (1228 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

TIDRV50.PDF (1786 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

LVDS-, M-LVDS- und PECL-ICs

DS90LV028AQ-Q1LVDS-Doppel-Differenzleitungsempfänger für Automobilanwendungen

Datenblatt: PDF | HTML
Protokoll- & Busschalter & -multiplexer

TMUX15744-Kanal-Analogschalter, Abschaltschutz, 1,8-V-Eingangslogik, 5 V, 2:1 (SPDT)

Datenblatt: PDF | HTML
Takt-Jitter-Cleaner

LMK04828Ultra rauscharmer, JESD204B-konformer Takt-Jitter-Cleaner mit integriertem 2.370 bis 2.630-MHz-VCO0.

Datenblatt: PDF | HTML
Taktpuffer

LMK003043,1-GHz-Differenzialtaktpuffer/Pegelumsetzer mit 4 konfigurierbaren Ausgängen

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS7A90Rauscharmer, einstellb. 500-mA-Spannungsregler, PSRR hoch, extrem niedr. Dropout, hohe Genauigkeit

Datenblatt: PDF | HTML
AND-Gatter

SN74LVC1G08UND-Gatter, 1 Kanal, 2 Eingänge 1,65 V bis 5,5 V, 32-mA-Treiberstärke

Datenblatt: PDF | HTML
Protokoll- & Busschalter & -multiplexer

SN74CBTLV32574-kanaliger Analog-Schalter, 3,3 V, 2:1 (SPDT) mit Teilabschaltmodus

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12DJ320012-Bit-, duale 3,2-GSPS- oder einfache 6,4-GSPS-Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung

Datenblatt: PDF | HTML
MOSFETs

CSD15571Q220-V-, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 2 mm x 2 mm, 19,2 mOhm

Datenblatt: PDF
Oszillatoren

LMK61E2Programmierbarer EEPROM-Oszillator mit extrem geringem Jitter für medizinische Bildgebung sowie T

Datenblatt: PDF | HTML
Analog- & Präzisionsschalter & -multiplexer

SN74LVC2G531-kanaliger Universal-Analogschalter, 5 V, 2:1 (SPDT), erhältlich im NanoFree™-Gehäuse)

Datenblatt: PDF | HTML
Digitale Temperatursensoren

LM95233Zweifacher remote und lokaler Temperatursensor mit ±2 C Abweichung mit TruTherm-Technologie und SMBu

Datenblatt: PDF
eFuses (integrierte Hot-Swaps)

TPS259254,5 V bis 5,5 V, 30 mΩ, 2–5 A-eFuse

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TLV702Low-Dropout-Spannungsregler, hohes PSRR, 300 mA, niedriger Ruhestrom mit Aktivierung

Datenblatt: PDF | HTML
HF-PLLs und Synthesizer

LMX259415-GHz-Breitband PLLatinum™ RF-Synthesizer mit Phasensynchronisation und JESD204B-Unterstützung

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS7A83002 A, Low-VIN, Low-2-A, Low-VIN, rauscharmer Spannungsregler mit extrem geringem Dropout und Power

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS7A47Rauscharmer Spannungsregler mit hohem PSRR und niedrigem Dropout, 1 A, 36 V, mit Aktivierung

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

TPS54318Synchroner SWIFT™-Abwärtswandler, 2,95 V bis 6 V Eingangsspannung, 3 A

Datenblatt: PDF | HTML

Entwicklung starten

Software

GUI für Evaluierungsmodul (EVM)

TIDCED8 — TIDA-01023 HSDC TID GUI

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Hardware-Entwicklung
Referenzdesign
TIDA-01023 Referenzdesign zur JESD204B-Takt-Erzeugung mit hoher Kanalanzahl für RADAR- und 5G-Drahtlostester
Download-Optionen

TIDCED8 TIDA-01023 HSDC TID GUI

close
Aktuelle Version
Version: 01.00.00.00
Veröffentlichungsdatum: 21.12.2017
lock = Nur mit Exportgenehmigung (1 Minute)
Hardware-Entwicklung
Referenzdesign
TIDA-01023 Referenzdesign zur JESD204B-Takt-Erzeugung mit hoher Kanalanzahl für RADAR- und 5G-Drahtlostester

Versionsinformationen

The design resource accessed as www.ti.com/lit/zip/tidced8 or www.ti.com/lit/xx/tidced8/tidced8.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCED8. Please update any bookmarks accordingly.

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 2
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden High-Channel-Count JESD204B Clock Generation Ref Design for RADAR and 5G Testers 26.10.2017
Technischer Artikel Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 04.06.2019

Verwandte Designressourcen

Hardware-Entwicklung

Evaluierungsplatine
ADC12DJ3200EVM Evaluierungsmodul für den ADC12DJ3200 12-Bit, Dual 3,2 GSPS oder Single 6,4 GSPS, RF-Abtast-ADC LMK04828BEVM LMK04828-Evaluierungsmodul

Referenzdesigns

Referenzdesign
TIDA-01021 Mehrkanaliges JESD204B 15-GHz-Taktreferenzdesign für DSO-, Radar- und 5G-Drahtlos-Tester TIDA-01022 Referenzdesign für flexibles Mehrkanal-AFE mit 3,2 GSPS für DSOs, Radar und drahtlose 5G-Prüfgeräte TIDA-01024 Referenzdesign JESD204B-Daisy-Chain-Taktquelle , hoher Kanalzahl für RADAR- und 5G-Drahtlos-Tester

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.