TIDEP0033
신호 경로 지연 보상을 지원하는 SPI 마스터 레퍼런스 디자인
TIDEP0033
개요
The Programmable Real-time Unit within the Industrial Communication Subsystem (PRU-ICSS) enables you to support real-time critical applications without using FPGAs, CPLDs or ASICs.
This reference design describes the implementation of the SPI master protocol with signal path delay compensation on PRU-ICSS. It supports the 32-bit communication protocol of ADS8688 with a SPI clock frequency of up to 16.7 MHz.
특징
- SPI master protocol with adjustable signal path delay compensation (not requiring external hardware for signal path delay compensation)
- Up to 16.7-MHz SPI clock
- Supports ADS8688 SPI-communication protocol
- Automatic measurement of signal path delay for known secondary response
- This PRU-ICSS firmware has been validated with TIDA-00164 (ADS8688 and ISO7141CC) and contains firmware source code, implementation description and getting started instructions.
산업용
- ARM Based Computer on Module
- Channel isolated analog input module
- Merging Unit
- Mixed module (AI,AO,DI,DO)
- Mixed module (AI,AO,DI,DO)
- Terminal Unit (RTU, DTU, FTU, TTU)
- X86 기반 COM(computer on module)
- 계량 모듈
- 계량 모듈
- 범용 아날로그 입력 모듈
- 산업용 로봇 디지털 I/O 모듈
- 산업용 로봇 아날로그 I/O 모듈
- 산업용 로봇 혼합 I/O 모듈
- 싱글 보드 컴퓨터
- 아날로그 입력 모듈
- 전압 및 전류 입력 모듈
- 전압 및 전류 입력 모듈
- 휴머노이드 로봇 시스템 컨트롤러
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
TIDRF79.PDF (124 KB)
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
개발 시작하기
펌웨어
The design resource accessed as www.ti.com/lit/zip/tidcag3 or www.ti.com/lit/xx/tidcag3/tidcag3.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCAG3. Please update any bookmarks accordingly.
기술 자료
=
TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 설계 가이드 | SPI Master With Signal Path Delay Compensation on PRU-ICSS Design Guide (Rev. A) | 2015. 7. 13 |