TIDEP0033

신호 경로 지연 보상을 지원하는 SPI 마스터 레퍼런스 디자인

TIDEP0033

설계 파일

개요

The Programmable Real-time Unit within the Industrial Communication Subsystem (PRU-ICSS) enables you to support real-time critical applications without using FPGAs, CPLDs or ASICs.
This reference design describes the implementation of the SPI master protocol with signal path delay compensation on PRU-ICSS. It supports the 32-bit communication protocol of ADS8688 with a SPI clock frequency of up to 16.7 MHz.

특징
  • SPI master protocol with adjustable signal path delay compensation (not requiring external hardware for signal path delay compensation)
  • Up to 16.7-MHz SPI clock
  • Supports ADS8688 SPI-communication protocol
  • Automatic measurement of signal path delay for known secondary response
  • This PRU-ICSS firmware has been validated with TIDA-00164 (ADS8688 and ISO7141CC) and contains firmware source code, implementation description and getting started instructions.
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDUA38A.PDF (1142 KB)

레퍼런스 디자인 개요 및 검증된 성능 테스트 데이터

TIDRF80.ZIP (448 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRF79.PDF (124 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRF82.ZIP (384 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCAG2.ZIP (5563 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRF81.ZIP (448 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRF78.PDF (248 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

선형 및 저손실(LDO) 레귤레이터

TPS717150mA, 높은 PSRR, 저 IQ, 저손실 전압 레귤레이터(활성화 지원)

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS766 250mA, 초저 IQ 저손실 전압 레귤레이터

데이터 시트: PDF | HTML
정밀 ADC

ADS8688양극 입력 범위를 지원하는 16비트, 500kSPS 8채널, 단일 공급 SAR ADC

데이터 시트: PDF | HTML
멀티 스위치 감지 인터페이스(MSDI) IC

SN65HVS882산업 자동화 및 프로세스 제어용 34V, 8채널 디지털 입력 시리얼라이저

데이터 시트: PDF
차량용 LED 드라이버

TPIC2810I2C 인터페이스를 지원하는 8비트 LED 드라이버

데이터 시트: PDF
AND 게이트

SN74AUP2G082채널, 2입력, 0.8V~3.6V 저전력(< 1uA) AND 게이트

데이터 시트: PDF | HTML
AND 게이트

SN74LVC1G081채널 2입력 1.65V~5.5V 32mA 드라이브 강도 AND 게이트

데이터 시트: PDF | HTML
절연 CAN 트랜시버

ISO1050절연 5V CAN 트랜시버

데이터 시트: PDF | HTML
디지털 아이솔레이터

ISO7141CC쿼드 채널, 3/1, 50Mbps 디지털 절연기

데이터 시트: PDF | HTML
멀티 채널 IC(PMIC)

TPS659106x6mm QFN 제품군, 4개의 DC/DC, 8개의 LDO 및 RTC를 지원하는 통합 전원 관리 IC(PMIC)

데이터 시트: PDF | HTML
Multimedia & industrial networking SoCs

AM4379Sitara 프로세서: Arm Cortex-A9, PRU-ICSS, EtherCAT, 3D 그래픽

데이터 시트: PDF | HTML

개발 시작하기

소프트웨어

펌웨어

TIDCAG3 — SPI Master With Signal Path Delay Compensation on PRU-ICSS Firmware

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

하드웨어 개발
레퍼런스 디자인
TIDEP0033 신호 경로 지연 보상을 지원하는 SPI 마스터 레퍼런스 디자인
다운로드 옵션

TIDCAG3 SPI Master With Signal Path Delay Compensation on PRU-ICSS Firmware

close
최신 버전
버전: 01.00.00.00
출시 날짜: 2015. 6. 14
하드웨어 개발
레퍼런스 디자인
TIDEP0033 신호 경로 지연 보상을 지원하는 SPI 마스터 레퍼런스 디자인

출시 정보

The design resource accessed as www.ti.com/lit/zip/tidcag3 or www.ti.com/lit/xx/tidcag3/tidcag3.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCAG3. Please update any bookmarks accordingly.

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 설계 가이드 SPI Master With Signal Path Delay Compensation on PRU-ICSS Design Guide (Rev. A) 2015. 7. 13

관련 설계 리소스

하드웨어 개발

평가 보드
TMDSIDK437X AM437x/AMIC120 IDK(산업용 개발 키트)

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.