JAJSOP6C May   2022  – February 2025 TPS65219

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイスの比較
  6. ピン構成および機能
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  システム制御スレッショルド
    6. 6.6  BUCK1 コンバータ
    7. 6.7  BUCK2、BUCK3 コンバータ
    8. 6.8  汎用 LDO (LDO1、LDO2)
    9. 6.9  汎用 LDO (LDO3、LDO4)
    10. 6.10 GPIO とマルチファンクション ピン (EN/PB/VSENSE、nRSTOUT、nINT、GPO1、GPO2、GPIO、MODE/RESET、MODE/STBY、VSEL_SD/VSEL_DDR)
    11. 6.11 電圧と温度の監視
    12. 6.12 I2C インターフェイス
    13. 6.13 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  パワーアップ シーケンシング
      2. 7.3.2  パワーダウン シーケンス
      3. 7.3.3  プッシュ ボタンおよびイネーブル入力(EN/PB/VSENSE)
      4. 7.3.4  SoC へのリセット(nRSTOUT)
      5. 7.3.5  降圧コンバータ(Buck1、Buck2、Buck3)
      6. 7.3.6  リニア レギュレータ (LDO1~LDO4)
      7. 7.3.7  割り込みピン(nINT)
      8. 7.3.8  PWM/PFM および低消費電力モード(MODE/STBY)
      9. 7.3.9  PWM/PFM およびリセット (MODE/RESET)
      10. 7.3.10 電圧選択ピン (VSEL_SD/VSEL_DDR)
      11. 7.3.11 汎用入力または出力 (GPO1、GPO2、GPIO)
      12. 7.3.12 I2C 互換インターフェイス
        1. 7.3.12.1 データの有効性
        2. 7.3.12.2 START 条件と STOP 条件
        3. 7.3.12.3 データの転送
    4. 7.4 デバイスの機能モード
      1. 7.4.1 動作モード
        1. 7.4.1.1 OFF 状態
        2. 7.4.1.2 初期化状態
        3. 7.4.1.3 アクティブ状態
        4. 7.4.1.4 STBY 状態
        5. 7.4.1.5 フォルト処理
    5. 7.5 マルチ PMIC 動作
    6. 7.6 ユーザー レジスタ
    7. 7.7 デバイスのレジスタ
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 代表的なアプリケーションの例
      2. 8.2.2 設計要件
      3. 8.2.3 詳細な設計手順
        1. 8.2.3.1 Buck1、Buck2、Buck3 の設計手順
        2. 8.2.3.2 LDO1 と LDO2 の設計手順
        3. 8.2.3.3 LDO3、LDO4 の設計手順
        4. 8.2.3.4 VSYS、VDD1P8
        5. 8.2.3.5 デジタル信号設計手順
      4. 8.2.4 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

デバイスのレジスタ

表 7-7 に、デバイスのレジスタ用のメモリ マップト レジスタを示します。表 7-7 にないレジスタ オフセット アドレスはすべて予約済みと見なして、レジスタの内容は変更しないでください。

表 7-7 DEVICE レジスタ
オフセット 略称 レジスタ名 セクション
0h TI_DEV_ID デバイス ID 表示
1h NVM_ID NVM 構成 ID 表示
2h ENABLE_CTRL イネーブル/プッシュ ボタン/VSENSE 制御 表示
3h BUCKS_CONFIG 汎用降圧構成 表示
4h LDO4_VOUT LDO4 構成 表示
5h LDO3_VOUT LDO3 構成 表示
6h LDO2_VOUT LDO2 構成 表示
7h LDO1_VOUT LDO1 構成 表示
8h BUCK3_VOUT Buck3 構成 表示
9h BUCK2_VOUT Buck2 構成 表示
Ah BUCK1_VOUT Buck1 構成 表示
Bh LDO4_SEQUENCE_SLOT LDO4 の電源オン/オフ スロット 表示
Ch LDO3_SEQUENCE_SLOT LDO3 の電源オン/オフ スロット 表示
Dh LDO2_SEQUENCE_SLOT LDO2 の電源オン/オフ スロット 表示
Eh LDO1_SEQUENCE_SLOT LDO10 の電源オン/オフ スロット 表示
Fh BUCK3_SEQUENCE_SLOT Buck3 の電源オン/オフ スロット 表示
10h BUCK2_SEQUENCE_SLOT Buck2 の電源オン/オフ スロット 表示
11h BUCK1_SEQUENCE_SLOT Buck1 の電源オン/オフ スロット 表示
12h nRST_SEQUENCE_SLOT nRSTOUT の電源オン/オフ スロット 表示
13h GPIO_SEQUENCE_SLOT GPIO の電源オン/オフスロット 表示
14h GPO2_SEQUENCE_SLOT GPO2 の電源オン/オフ スロット 表示
15h GPO1_SEQUENCE_SLOT GPO1 の電源オン/オフ スロット 表示
16h POWER_UP_SLOT_DURATION_1 スロット 0~3 のパワーアップ時のスロット持続時間 表示
17h POWER_UP_SLOT_DURATION_2 スロット 4~7 のパワーアップ時のスロット持続時間 表示
18h POWER_UP_SLOT_DURATION_3 スロット 8~11 のパワーアップ時のスロット持続時間 表示
19h POWER_UP_SLOT_DURATION_4 スロット 12~15 のパワーアップ時のスロット持続時間 表示
1Ah POWER_DOWN_SLOT_DURATION_1 スロット 0~3 のパワーダウン時のスロット持続時間 表示
1Bh POWER_DOWN_SLOT_DURATION_2 スロット 4~7 のパワーダウン時のスロット持続時間 表示
1Ch POWER_DOWN_SLOT_DURATION_3 スロット 8~11 のパワーダウン時のスロット持続時間 表示
1Dh POWER_DOWN_SLOT_DURATION_4 スロット 12~15 のパワーダウン時のスロット持続時間 表示
1Eh GENERAL_CONFIG LDO 低電圧で GPO 有効 表示
1Fh MFP_1_CONFIG マルチファンクションピン構成 1 表示
20h MFP_2_CONFIG マルチファンクションピン構成 2 表示
21h STBY_1_CONFIG スタンバイ構成 LDO および降圧 表示
22h STBY_2_CONFIG スタンバイ構成 GPIO および GPO 表示
23h OC_DEGL_CONFIG レールごとの過電流デグリッチ時間 表示
24h INT_MASK_UV 低電圧フォールト マスキング 表示
25h MASK_CONFIG WARM マスキングとマスキング効果 表示
26h I2C_ADDRESS_REG I2C アドレス 表示
27h USER_GENERAL_NVM_STORAGE_REG ユーザーが構成可能なレジスタ(NVM バックアップ) 表示
28h MANUFACTURING_VER シリコン リビジョン(読み取り専用) 表示
29h MFP_CTRL リセット、スタンバイ、オフの I2C 制御 表示
2Ah discharge_config レールごとの放電構成 表示
2Bh INT_SOURCE 割り込みソース 表示
2Ch INT_LDO_3_4 LDO3 および LDO4 用 OC、UV、SCG 表示
2Dh INT_LDO_1_2 LDO1 および LDO2 用 OC、UV、SCG 表示
2Eh INT_BUCK_3 Buck3 用 OC、UV、SCG 表示
2Fh INT_BUCK_1_2 Buck1 および Buck2 用 OC、UV、SCG 表示
30h INT_SYSTEM WARM および HOT フォルト フラグ 表示
31h INT_RV レールあたりの RV(残留電圧) 表示
32h INT_TIMEOUT_RV_SD シャットダウンを引き起こすレールあたりの RV(残留電圧) 表示
33h INT_PB プッシュボタンのステータスとエッジ検出 表示
34h USER_NVM_CMD_REG DIY -ユーザー プログラマブル コマンド 表示
35h POWER_UP_STATUS_REG パワーアップのステータスと状態 表示
36h SPARE_2 補助レジスタ(非 NVM バックアップ) 表示
37h SPARE_3 補助レジスタ(非 NVM バックアップ) 表示
41h FACTORY_CONFIG_2 NVM 構成のリビジョン(読み取り専用) 表示

表の小さなセルに収まるように、複雑なビット アクセス タイプを記号で表記しています。表 7-8 に、このセクションでアクセス タイプに使用しているコードを示します。

表 7-8 デバイスのアクセス タイプ コード
アクセス タイプ 表記 説明
読み取りタイプ
R R 読み出し
書き込みタイプ
W W 書き込み
W1C W
1C
書き込み
1 でクリア
WSelfClrF W 書き込み
リセットまたはデフォルト値
-n リセット後の値またはデフォルト値

7.7.1 TI_DEV_ID レジスタ (オフセット = 0h) [リセット = X]

TI_DEV_ID は 図 7-17 に表示され、表 7-9 で説明されています。

概略表に戻ります。

図 7-17 TI_DEV_ID レジスタ
7 6 5 4 3 2 1 0
TI_DEVICE_ID
R-X
表 7-9 TI_DEV_ID レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-0 TI_DEVICE_ID R X TI_DEVICE_ID[7:6]:
0h = TA: -40°C~105°C、TJ:-40°C~125°C
2h = TA:-40°C~125°C、TJ:-40°C~150°C
3h = TA:-55°C~125°C、TJ:-55°C~150°C
TI_DEVICE_ID[5:0]:
デバイス GPN
注:このレジスタは、メーカーのみが書き込みできます! 特定の番号と関連構成については、『技術参考書』または『ユーザー・ガイド』を参照してください。(NVM メモリからのデフォルト)

7.7.2 NVM_ID レジスタ (オフセット = 1h) [リセット = X]

図 7-18 に NVM_ID を示し、表 7-10 に、その説明を示します。

概略表に戻ります。

図 7-18 NVM_ID レジスタ
7 6 5 4 3 2 1 0
TI_NVM_ID
R-X
表 7-10 NVM_ID レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-0 TI_NVM_ID R X IC の NVM ID 注:このレジスタは、メーカーのみが書き込みできます! 特定の番号と関連構成については、『技術参考書』または『ユーザー・ガイド』を参照してください。(NVM メモリからのデフォルト)

7.7.3 ENABLE_CTRL レジスタ (オフセット = 2h) [リセット = X]

ENABLE_CTRL は 図 7-19 に表示され、表 7-11 で説明されています。

概略表に戻ります。

図 7-19 ENABLE_CTRL レジスタ
7 6 5 4 3 2 1 0
予約済み LDO4_EN LDO3_EN LDO2_EN LDO1_EN BUCK3_EN BUCK2_EN BUCK1_EN
R-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-11 ENABLE_CTRL レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 LDO4_EN R/W X LDO4 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
5 LDO3_EN R/W X LDO3 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
4 LDO2_EN R/W X LDO2 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
3 LDO1_EN R/W X LDO1 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
2 BUCK3_EN R/W X BUCK3 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
1 BUCK2_EN R/W X BUCK2 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効
0 BUCK1_EN R/W X BUCK1 レギュレータ有効 (NVM メモリからのデフォルト)
0h = 無効
1h = 無効

7.7.4 BUCKS_CONFIG レジスタ (オフセット = 3h) [リセット = X]

図 7-20 に BUCKS_CONFIG を示し、表 7-12 にその説明を示します。

概略表に戻ります。

図 7-20 BUCKS_CONFIG レジスタ
7 6 5 4 3 2 1 0
USER_NVM_SPARE_2 USER_NVM_SPARE_1 BUCK_SS_ENABLE BUCK_FF_ENABLE BUCK3_PHASE_CONFIG BUCK2_PHASE_CONFIG
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-12 BUCKS_CONFIG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 USER_NVM_SPARE_2 R/W X ユーザー NVM 空間のスペア ビット (NVM メモリからのデフォルト)
6 USER_NVM_SPARE_1 R/W X ユーザー NVM 空間のスペア ビット (NVM メモリからのデフォルト)
5 BUCK_SS_ENABLE R/W X 降圧でスペクトラム拡散有効 (FF モードでのみ適用可能) (NVM メモリからのデフォルト)
0h = スペクトラム拡散無効
1h = スペクトラム拡散有効
4 BUCK_FF_ENABLE R X すべての降圧を固定周波数モードに設定 注:どんな場合も変更してはいけません! (NVM メモリからのデフォルト)
0h = 疑似固定周波数モード
1h = 固定周波数モード
3-2 BUCK3_PHASE_CONFIG R/W X BUCK3 クロックの位相。降圧が固定周波数に構成されている場合に適用できます。注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 0 度
1h = 90 度
2h = 180 度
3h = 270 度
1-0 BUCK2_PHASE_CONFIG R/W X BUCK2 クロックの位相。降圧が固定周波数に構成されている場合に適用できます。注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 0 度
1h = 90 度
2h = 180 度
3h = 270 度

7.7.5 LDO4_VOUT レジスタ (オフセット = 4h) [リセット = X]

図 7-21 に、LDO4_VOUT を示し、表 7-13 に、その説明を示します。

概略表に戻ります。

図 7-21 LDO4_VOUT レジスタ
7 6 5 4 3 2 1 0
LDO4_SLOW_PU_RAMP LDO4_LSW_CONFIG LDO4_VSET
R/W-X R/W-X R/W-X
表 7-13 LDO4_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 LDO4_SLOW_PU_RAMP R/W X LDO4 電源投入のランプを高に設定すると、電源投入のランプが最大 3ms 遅くなります。低に設定すると Cout は最大 30μF、ランプ時間は最大 660μs になります。Cout 最大 15μF (NVM メモリからのデフォルト)
0h = 電源投入時の高速ランプ (最大 660μs)
1h = 電源投入時の低速ランプ (最大 3ms)
6 LDO4_LSW_CONFIG R/W X LDO4 LDO または LSWモード注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = LDO モード
1h = LSW モード
5-0 LDO4_VSET R/W X LDO4 の電圧選択出力電圧範囲は、1.2V~3.3Vです。(NVM メモリからのデフォルト)
0h = 1.200V
1h = 1.200V
2h = 1.200V
3h = 1.200V
4h = 1.200V
5h = 1.200V
6h = 1.200V
7h = 1.200V
8h = 1.200V
9h = 1.200V
Ah = 1.200V
Bh = 1.200V
Ch = 1.200V
Dh = 1.250V
Eh = 1.300V
Fh = 1.350V
10h = 1.400V
11h = 1.450V
12h = 1.500V
13h = 1.550V
14h = 1.600V
15h = 1.650V
16h = 1.700V
17h = 1.750V
18h = 1.800V
19h = 1.850V
1Ah = 1.900V
1Bh = 1.950V
1Ch = 2.000V
1Dh = 2.050V
1Eh = 2.100V
1Fh = 2.150V
20h = 2.200V
21h = 2.250V
22h = 2.300V
23h = 2.350V
24h = 2.400V
25h = 2.450V
26h = 2.500V
27h = 2.550V
28h = 2.600V
29h = 2.650V
2Ah = 2.700V
2Bh = 2.750V
2Ch = 2.800V
2Dh = 2.850V
2Eh = 2.900V
2Fh = 2.950V
30h = 3.000V
31h = 3.050V
32h = 3.100V
33h = 3.150V
34h = 3.200V
35h = 3.250V
36h = 3.300V
37h = 3.300V
38h = 3.300V
39h = 3.300V
3Ah = 3.300V
3Bh = 3.300V
3Ch = 3.300V
3Dh = 3.300V
3Eh = 3.300V
3Fh = 3.300V

7.7.6 LDO3_VOUT レジスタ (オフセット = 5h) [リセット = X]

図 7-22 に、LDO3_VOUT を示し、表 7-14 に、その説明を示します。

概略表に戻ります。

図 7-22 LDO3_VOUT レジスタ
7 6 5 4 3 2 1 0
LDO3_SLOW_PU_RAMP LDO3_LSW_CONFIG LDO3_VSET
R/W-X R/W-X R/W-X
表 7-14 LDO3_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 LDO3_SLOW_PU_RAMP R/W X LDO3 電源投入のランプを高に設定すると、電源投入のランプが最大 3ms 遅くなります。低に設定すると Cout は最大 30μF、ランプ時間は最大 660μs になります。Cout 最大 15μF (NVM メモリからのデフォルト)
0h = 電源投入時の高速ランプ (最大 660μs)
1h = 電源投入時の低速ランプ (最大 3ms)
6 LDO3_LSW_CONFIG R/W X LDO3 LDO または LSWモード注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = LDO モード
1h = LSW モード
5-0 LDO3_VSET R/W X LDO3 の電圧選択出力電圧範囲は、1.2V~3.3Vです。(NVM メモリからのデフォルト)
0h = 1.200V
1h = 1.200V
2h = 1.200V
3h = 1.200V
4h = 1.200V
5h = 1.200V
6h = 1.200V
7h = 1.200V
8h = 1.200V
9h = 1.200V
Ah = 1.200V
Bh = 1.200V
Ch = 1.200V
Dh = 1.250V
Eh = 1.300V
Fh = 1.350V
10h = 1.400V
11h = 1.450V
12h = 1.500V
13h = 1.550V
14h = 1.600V
15h = 1.650V
16h = 1.700V
17h = 1.750V
18h = 1.800V
19h = 1.850V
1Ah = 1.900V
1Bh = 1.950V
1Ch = 2.000V
1Dh = 2.050V
1Eh = 2.100V
1Fh = 2.150V
20h = 2.200V
21h = 2.250V
22h = 2.300V
23h = 2.350V
24h = 2.400V
25h = 2.450V
26h = 2.500V
27h = 2.550V
28h = 2.600V
29h = 2.650V
2Ah = 2.700V
2Bh = 2.750V
2Ch = 2.800V
2Dh = 2.850V
2Eh = 2.900V
2Fh = 2.950V
30h = 3.000V
31h = 3.050V
32h = 3.100V
33h = 3.150V
34h = 3.200V
35h = 3.250V
36h = 3.300V
37h = 3.300V
38h = 3.300V
39h = 3.300V
3Ah = 3.300V
3Bh = 3.300V
3Ch = 3.300V
3Dh = 3.300V
3Eh = 3.300V
3Fh = 3.300V

7.7.7 LDO2_VOUT レジスタ (オフセット = 6h) [リセット = X]

図 7-23 に、LDO2_VOUT を示し、表 7-15 に、その説明を示します。

概略表に戻ります。

図 7-23 LDO2_VOUT レジスタ
7 6 5 4 3 2 1 0
LDO2_LSW_CONFIG LDO2_BYP_CONFIG LDO2_VSET
R/W-X R/W-X R/W-X
表 7-15 LDO2_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 LDO2_LSW_CONFIG R/W X LDO2 LDO/バイパスまたは LSW モード。注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 非適用 (LDO2 はロード スイッチとして未構成)
1h = LDO1 はロード スイッチとして構成
6 LDO2_BYP_CONFIG R/W X LDO2 LDO またはバイパス モード。(NVM メモリからのデフォルト)
0h = LDO2 を LDO として構成 (LDO2_LSW_CONFIG 0x0 の場合にのみ適用)
1h = LDO2 をバイパスとして構成 (LDO2_LSW_CONFIG 0x0 の場合にのみ適用)
5-0 LDO2_VSET R/W X LDO2 の電圧選択出力電圧の範囲は、LDO モードで 0.6V~3.4V、バイパス モードで 1.5V~3.4V です。(NVM メモリからのデフォルト)
0h = 0.600V
1h = 0.650V
2h = 0.700V
3h = 0.750V
4h = 0.800V
5h = 0.850V
6h = 0.900V
7h = 0.950V
8h = 1.000V
9h = 1.050V
Ah = 1.100V
Bh = 1.150V
Ch = 1.200V
Dh = 1.250V
Eh = 1.300V
Fh = 1.350V
10h = 1.400V
11h = 1.450V
12h = 1.500V
13h = 1.550V
14h = 1.600V
15h = 1.650V
16h = 1.700V
17h = 1.750V
18h = 1.800V
19h = 1.850V
1Ah = 1.900V
1Bh = 1.950V
1Ch = 2.000V
1Dh = 2.050V
1Eh = 2.100V
1Fh = 2.150V
20h = 2.200V
21h = 2.250V
22h = 2.300V
23h = 2.350V
24h = 2.400V
25h = 2.450V
26h = 2.500V
27h = 2.550V
28h = 2.600V
29h = 2.650V
2Ah = 2.700V
2Bh = 2.750V
2Ch = 2.800V
2Dh = 2.850V
2Eh = 2.900V
2Fh = 2.950V
30h = 3.000V
31h = 3.050V
32h = 3.100V
33h = 3.150V
34h = 3.200V
35h = 3.250V
36h = 3.300V
37h = 3.350V
38h = 3.400V
39h = 3.400V
3Ah = 3.400V
3Bh = 3.400V
3Ch = 3.400V
3Dh = 3.400V
3Eh = 3.400V
3Fh = 3.400V

7.7.8 LDO1_VOUT レジスタ (オフセット = 7h) [リセット = X]

図 7-24 に、LDO1_VOUT を示し、表 7-16 に、その説明を示します。

概略表に戻ります。

図 7-24 LDO1_VOUT レジスタ
7 6 5 4 3 2 1 0
LDO1_LSW_CONFIG LDO1_BYP_CONFIG LDO1_VSET
R/W-X R/W-X R/W-X
表 7-16 LDO1_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 LDO1_LSW_CONFIG R/W X LDO1 LDO/バイパスまたは LSW モード。注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 非適用 (LDO1 はロード スイッチとして未構成)
1h = LDO1 はロード スイッチとして構成
6 LDO1_BYP_CONFIG R/W X LDO1 LDO またはバイパス モード。(NVM メモリからのデフォルト)
0h = LDO1 を LDO として構成 (LDO1_LSW_CONFIG 0x0 の場合にのみ適用)
1h = LDO1 をバイパスとして構成 (LDO1_LSW_CONFIG 0x0 の場合にのみ適用)
5-0 LDO1_VSET R/W X LDO1 の電圧選択出力電圧の範囲は、LDO モードで 0.6V~3.4V、バイパス モードで 1.5V~3.4V です。(NVM メモリからのデフォルト)
0h = 0.600V
1h = 0.650V
2h = 0.700V
3h = 0.750V
4h = 0.800V
5h = 0.850V
6h = 0.900V
7h = 0.950V
8h = 1.000V
9h = 1.050V
Ah = 1.100V
Bh = 1.150V
Ch = 1.200V
Dh = 1.250V
Eh = 1.300V
Fh = 1.350V
10h = 1.400V
11h = 1.450V
12h = 1.500V
13h = 1.550V
14h = 1.600V
15h = 1.650V
16h = 1.700V
17h = 1.750V
18h = 1.800V
19h = 1.850V
1Ah = 1.900V
1Bh = 1.950V
1Ch = 2.000V
1Dh = 2.050V
1Eh = 2.100V
1Fh = 2.150V
20h = 2.200V
21h = 2.250V
22h = 2.300V
23h = 2.350V
24h = 2.400V
25h = 2.450V
26h = 2.500V
27h = 2.550V
28h = 2.600V
29h = 2.650V
2Ah = 2.700V
2Bh = 2.750V
2Ch = 2.800V
2Dh = 2.850V
2Eh = 2.900V
2Fh = 2.950V
30h = 3.000V
31h = 3.050V
32h = 3.100V
33h = 3.150V
34h = 3.200V
35h = 3.250V
36h = 3.300V
37h = 3.350V
38h = 3.400V
39h = 3.400V
3Ah = 3.400V
3Bh = 3.400V
3Ch = 3.400V
3Dh = 3.400V
3Eh = 3.400V
3Fh = 3.400V

7.7.9 BUCK3_VOUT レジスタ (オフセット = 8h) [リセット = X]

図 7-25 に、BUCK3_VOUT を示し、表 7-17 に、その説明を示します。

概略表に戻ります。

図 7-25 BUCK3_VOUT レジスタ
7 6 5 4 3 2 1 0
BUCK3_BW_SEL BUCK3_UV_THR_SEL BUCK3_VSET
R/W-X R/W-X R/W-X
表 7-17 BUCK3_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 BUCK3_BW_SEL R/W X BUCK3 帯域幅の選択注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 低帯域幅
1h = 高帯域幅
6 BUCK3_UV_THR_SEL R/W X BUCK3 の UV スレッショルドの選択(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
5-0 BUCK3_VSET R/W X BUCK3 の電圧選択出力電圧範囲は、0.6V~3.4Vです。(NVM メモリからのデフォルト)
0h = 0.600V
1h = 0.625V
2h = 0.650V
3h = 0.675V
4h = 0.700V
5h = 0.725V
6h = 0.750V
7h = 0.775V
8h = 0.800V
9h = 0.825V
Ah = 0.850V
Bh = 0.875V
Ch = 0.900V
Dh = 0.925V
Eh = 0.950V
Fh = 0.975V
10h = 1.000V
11h = 1.025V
12h = 1.050V
13h = 1.075V
14h = 1.100V
15h = 1.125V
16h = 1.150V
17h = 1.175V
18h = 1.200V
19h = 1.225V
1Ah = 1.250V
1Bh = 1.275V
1Ch = 1.300V
1Dh = 1.325V
1Eh = 1.350V
1Fh = 1.375V
20h = 1.400V
21h = 1.500V
22h = 1.600V
23h = 1.700V
24h = 1.800V
25h = 1.900V
26h = 2.000V
27h = 2.100V
28h = 2.200V
29h = 2.300V
2Ah = 2.400V
2Bh = 2.500V
2Ch = 2.600V
2Dh = 2.700V
2Eh = 2.800V
2Fh = 2.900V
30h = 3.000V
31h = 3.100V
32h = 3.200V
33h = 3.300V
34h = 3.400V
35h = 3.400V
36h = 3.400V
37h = 3.400V
38h = 3.400V
39h = 3.400V
3Ah = 3.400V
3Bh = 3.400V
3Ch = 3.400V
3Dh = 3.400V
3Eh = 3.400V
3Fh = 3.400V

7.7.10 BUCK2_VOUT レジスタ (オフセット = 9h) [リセット = X]

図 7-26 に、BUCK2_VOUT を示し、表 7-18 に、その説明を示します。

概略表に戻ります。

図 7-26 BUCK2_VOUT レジスタ
7 6 5 4 3 2 1 0
BUCK2_BW_SEL BUCK2_UV_THR_SEL BUCK2_VSET
R/W-X R/W-X R/W-X
表 7-18 BUCK2_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 BUCK2_BW_SEL R/W X BUCK2 帯域幅の選択注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 低帯域幅
1h = 高帯域幅
6 BUCK2_UV_THR_SEL R/W X BUCK2 の UV スレッショルドの選択(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
5-0 BUCK2_VSET R/W X BUCK2 の電圧選択出力電圧範囲は、0.6V~3.4Vです。(NVM メモリからのデフォルト)
0h = 0.600V
1h = 0.625V
2h = 0.650V
3h = 0.675V
4h = 0.700V
5h = 0.725V
6h = 0.750V
7h = 0.775V
8h = 0.800V
9h = 0.825V
Ah = 0.850V
Bh = 0.875V
Ch = 0.900V
Dh = 0.925V
Eh = 0.950V
Fh = 0.975V
10h = 1.000V
11h = 1.025V
12h = 1.050V
13h = 1.075V
14h = 1.100V
15h = 1.125V
16h = 1.150V
17h = 1.175V
18h = 1.200V
19h = 1.225V
1Ah = 1.250V
1Bh = 1.275V
1Ch = 1.300V
1Dh = 1.325V
1Eh = 1.350V
1Fh = 1.375V
20h = 1.400V
21h = 1.500V
22h = 1.600V
23h = 1.700V
24h = 1.800V
25h = 1.900V
26h = 2.000V
27h = 2.100V
28h = 2.200V
29h = 2.300V
2Ah = 2.400V
2Bh = 2.500V
2Ch = 2.600V
2Dh = 2.700V
2Eh = 2.800V
2Fh = 2.900V
30h = 3.000V
31h = 3.100V
32h = 3.200V
33h = 3.300V
34h = 3.400V
35h = 3.400V
36h = 3.400V
37h = 3.400V
38h = 3.400V
39h = 3.400V
3Ah = 3.400V
3Bh = 3.400V
3Ch = 3.400V
3Dh = 3.400V
3Eh = 3.400V
3Fh = 3.400V

7.7.11 BUCK1_VOUT レジスタ (オフセット = Ah) [リセット = X]

図 7-27 に、BUCK1_VOUT を示し、表 7-19 に、その説明を示します。

概略表に戻ります。

図 7-27 BUCK1_VOUT レジスタ
7 6 5 4 3 2 1 0
BUCK1_BW_SEL BUCK1_UV_THR_SEL BUCK1_VSET
R/W-X R/W-X R/W-X
表 7-19 BUCK1_VOUT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 BUCK1_BW_SEL R/W X BUCK1 帯域幅の選択注:レールが無効な場合のみ変更!(NVM メモリからのデフォルト)
0h = 低帯域幅
1h = 高帯域幅
6 BUCK1_UV_THR_SEL R/W X BUCK1 の UV スレッショルドの選択(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
5-0 BUCK1_VSET R/W X BUCK1 の電圧選択出力電圧範囲は、0.6V~3.4Vです。(NVM メモリからのデフォルト)
0h = 0.600V
1h = 0.625V
2h = 0.650V
3h = 0.675V
4h = 0.700V
5h = 0.725V
6h = 0.750V
7h = 0.775V
8h = 0.800V
9h = 0.825V
Ah = 0.850V
Bh = 0.875V
Ch = 0.900V
Dh = 0.925V
Eh = 0.950V
Fh = 0.975V
10h = 1.000V
11h = 1.025V
12h = 1.050V
13h = 1.075V
14h = 1.100V
15h = 1.125V
16h = 1.150V
17h = 1.175V
18h = 1.200V
19h = 1.225V
1Ah = 1.250V
1Bh = 1.275V
1Ch = 1.300V
1Dh = 1.325V
1Eh = 1.350V
1Fh = 1.375V
20h = 1.400V
21h = 1.500V
22h = 1.600V
23h = 1.700V
24h = 1.800V
25h = 1.900V
26h = 2.000V
27h = 2.100V
28h = 2.200V
29h = 2.300V
2Ah = 2.400V
2Bh = 2.500V
2Ch = 2.600V
2Dh = 2.700V
2Eh = 2.800V
2Fh = 2.900V
30h = 3.000V
31h = 3.100V
32h = 3.200V
33h = 3.300V
34h = 3.400V
35h = 3.400V
36h = 3.400V
37h = 3.400V
38h = 3.400V
39h = 3.400V
3Ah = 3.400V
3Bh = 3.400V
3Ch = 3.400V
3Dh = 3.400V
3Eh = 3.400V
3Fh = 3.400V

7.7.12 LDO4_SEQUENCE_SLOT レジスタ (オフセット = Bh) [リセット = X]

図 7-28 に、LDO4_SEQUENCE_SLOT を示し、表 7-20 に、その説明を示します。

概略表に戻ります。

図 7-28 LDO4_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
LDO4_SEQUENCE_ON_SLOT LDO4_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-20 LDO4_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 LDO4_SEQUENCE_ON_SLOT R/W X 電源投入時の LDO4 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 LDO4_SEQUENCE_OFF_SLOT R/W X 電源切断時の LDO4 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.13 LDO3_SEQUENCE_SLOT レジスタ (オフセット = Ch) [リセット = X]

図 7-29 に、LDO3_SEQUENCE_SLOT を示し、表 7-21 に、その説明を示します。

概略表に戻ります。

図 7-29 LDO3_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
LDO3_SEQUENCE_ON_SLOT LDO3_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-21 LDO3_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 LDO3_SEQUENCE_ON_SLOT R/W X 電源投入時の LDO3 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 LDO3_SEQUENCE_OFF_SLOT R/W X 電源切断時の LDO3 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.14 LDO2_SEQUENCE_SLOT レジスタ (オフセット = Dh) [リセット = X]

図 7-30 に、LDO2_SEQUENCE_SLOT を示し、表 7-22 に、その説明を示します。

概略表に戻ります。

図 7-30 LDO2_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
LDO2_SEQUENCE_ON_SLOT LDO2_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-22 LDO2_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 LDO2_SEQUENCE_ON_SLOT R/W X 電源投入時の LDO2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 LDO2_SEQUENCE_OFF_SLOT R/W X 電源切断時の LDO2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.15 LDO1_SEQUENCE_SLOT レジスタ (オフセット = Eh) [リセット = X]

図 7-31 に、LDO1_SEQUENCE_SLOT を示し、表 7-23 に、その説明を示します。

概略表に戻ります。

図 7-31 LDO1_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
LDO1_SEQUENCE_ON_SLOT LDO1_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-23 LDO1_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 LDO1_SEQUENCE_ON_SLOT R/W X 電源投入時の LDO1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 LDO1_SEQUENCE_OFF_SLOT R/W X 電源切断時の LDO1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.16 BUCK3_SEQUENCE_SLOT レジスタ (オフセット = Fh) [リセット = X]

図 7-32 に、BUCK3_SEQUENCE_SLOT を示し、表 7-24 に、その説明を示します。

概略表に戻ります。

図 7-32 BUCK3_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
BUCK3_SEQUENCE_ON_SLOT BUCK3_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-24 BUCK3_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 BUCK3_SEQUENCE_ON_SLOT R/W X 電源投入時の BUCK3 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 BUCK3_SEQUENCE_OFF_SLOT R/W X 電源切断時の BUCK3 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.17 BUCK2_SEQUENCE_SLOT レジスタ (オフセット = 10h) [リセット = X]

図 7-33 に、BUCK2_SEQUENCE_SLOT を示し、表 7-25 に、その説明を示します。

概略表に戻ります。

図 7-33 BUCK2_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
BUCK2_SEQUENCE_ON_SLOT BUCK2_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-25 BUCK2_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 BUCK2_SEQUENCE_ON_SLOT R/W X 電源投入時の BUCK2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 BUCK2_SEQUENCE_OFF_SLOT R/W X 電源切断時の BUCK2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.18 BUCK1_SEQUENCE_SLOT レジスタ (オフセット = 11h) [リセット = X]

図 7-34 に、BUCK1_SEQUENCE_SLOT を示し、表 7-26 に、その説明を示します。

概略表に戻ります。

図 7-34 BUCK1_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
BUCK1_SEQUENCE_ON_SLOT BUCK1_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-26 BUCK1_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 BUCK1_SEQUENCE_ON_SLOT R/W X 電源投入時の BUCK1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 BUCK1_SEQUENCE_OFF_SLOT R/W X 電源切断時の BUCK1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.19 nRST_SEQUENCE_SLOT レジスタ(オフセット = 12h)[リセット = X]

図 7-35 に nRST_SEQUENCE_SLOT を示し、表 7-27 に、その説明を示します。

概略表に戻ります。

図 7-35 nRST_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
nRST_SEQUENCE_ON_SLOT nRST_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-27 nRST_SEQUENCE_SLOT レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-4 nRST_SEQUENCE_ON_SLOT R/W X 電源投入時の nRST スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 nRST_SEQUENCE_OFF_SLOT R/W X 電源切断時の nRST スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.20 GPIO_SEQUENCE_SLOT レジスタ(オフセット = 13h)[リセット = X]

図 7-36 に GPIO_SEQUENCE_SLOT を示し、表 7-28 に、その説明を示します。

概略表に戻ります。

図 7-36 GPIO_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
GPIO_SEQUENCE_ON_SLOT GPIO_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-28 GPIO_SEQUENCE_SLOT レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-4 GPIO_SEQUENCE_ON_SLOT R/W X 電源投入時の GPIO スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 GPIO_SEQUENCE_OFF_SLOT R/W X 電源切断時の GPIO スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.21 GPO2_SEQUENCE_SLOT レジスタ (オフセット = 14h) [リセット = X]

図 7-37 に、GPO2_SEQUENCE_SLOT を示し、表 7-29 に、その説明を示します。

概略表に戻ります。

図 7-37 GPO2_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
GPO2_SEQUENCE_ON_SLOT GPO2_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-29 GPO2_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 GPO2_SEQUENCE_ON_SLOT R/W X 電源投入時の GPO2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 GPO2_SEQUENCE_OFF_SLOT R/W X 電源切断時の GPO2 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.22 GPO1_SEQUENCE_SLOT レジスタ (オフセット = 15h) [リセット = X]

図 7-38 に、GPO1_SEQUENCE_SLOT を示し、表 7-30 に、その説明を示します。

概略表に戻ります。

図 7-38 GPO1_SEQUENCE_SLOT レジスタ
7 6 5 4 3 2 1 0
GPO1_SEQUENCE_ON_SLOT GPO1_SEQUENCE_OFF_SLOT
R/W-X R/W-X
表 7-30 GPO1_SEQUENCE_SLOT レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-4 GPO1_SEQUENCE_ON_SLOT R/W X 電源投入時の GPO1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15
3-0 GPO1_SEQUENCE_OFF_SLOT R/W X 電源切断時の GPO1 スロット番号 (NVM メモリからのデフォルト)
0h = スロット 0
1h = スロット 1
2h = スロット 2
3h = スロット 3
4h = スロット 4
5h = スロット 5
6h = スロット 6
7h = スロット 7
8h = スロット 8
9h = スロット 9
Ah = スロット 10
Bh = スロット 11
Ch = スロット 12
Dh = スロット 13
Eh = スロット 14
Fh = スロット 15

7.7.23 POWER_UP_SLOT_DURATION_1 レジスタ (オフセット = 16h) [リセット = X]

図 7-39 に、POWER_UP_SLOT_DURATION_1 を示し、表 7-31 に、その説明を示します。

概略表に戻ります。

図 7-39 POWER_UP_SLOT_DURATION_1 レジスタ
7 6 5 4 3 2 1 0
POWER_UP_SLOT_0_DURATION POWER_UP_SLOT_1_DURATION POWER_UP_SLOT_2_DURATION POWER_UP_SLOT_3_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-31 POWER_UP_SLOT_DURATION_1 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_UP_SLOT_0_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 0 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_UP_SLOT_1_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 1 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_UP_SLOT_2_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 2 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_UP_SLOT_3_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 3 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.24 POWER_UP_SLOT_DURATION_2 レジスタ (オフセット = 17h) [リセット = X]

図 7-40 に、POWER_UP_SLOT_DURATION_2 を示し、表 7-32 に、その説明を示します。

概略表に戻ります。

図 7-40 POWER_UP_SLOT_DURATION_2 レジスタ
7 6 5 4 3 2 1 0
POWER_UP_SLOT_4_DURATION POWER_UP_SLOT_5_DURATION POWER_UP_SLOT_6_DURATION POWER_UP_SLOT_7_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-32 POWER_UP_SLOT_DURATION_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_UP_SLOT_4_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 4 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_UP_SLOT_5_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 5 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_UP_SLOT_6_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 6 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_UP_SLOT_7_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 7 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.25 POWER_UP_SLOT_DURATION_3 レジスタ (オフセット = 18h) [リセット = X]

図 7-41 に、POWER_UP_SLOT_DURATION_3 を示し、表 7-33 に、その説明を示します。

概略表に戻ります。

図 7-41 POWER_UP_SLOT_DURATION_3 レジスタ
7 6 5 4 3 2 1 0
POWER_UP_SLOT_8_DURATION POWER_UP_SLOT_9_DURATION POWER_UP_SLOT_10_DURATION POWER_UP_SLOT_11_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-33 POWER_UP_SLOT_DURATION_3 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_UP_SLOT_8_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 8 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_UP_SLOT_9_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 9 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_UP_SLOT_10_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 10 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_UP_SLOT_11_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 11 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.26 POWER_UP_SLOT_DURATION_4 レジスタ (オフセット = 19h) [リセット = X]

図 7-42 に、POWER_UP_SLOT_DURATION_4 を示し、表 7-34 に、その説明を示します。

概略表に戻ります。

図 7-42 POWER_UP_SLOT_DURATION_4 レジスタ
7 6 5 4 3 2 1 0
POWER_UP_SLOT_12_DURATION POWER_UP_SLOT_13_DURATION POWER_UP_SLOT_14_DURATION POWER_UP_SLOT_15_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-34 POWER_UP_SLOT_DURATION_4 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_UP_SLOT_12_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 12 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_UP_SLOT_13_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 13 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_UP_SLOT_14_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 14 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_UP_SLOT_15_DURATION R/W X パワーアップ時およびスタンバイからアクティブへのシーケンス中のスロット 15 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.27 POWER_DOWN_SLOT_DURATION_1 レジスタ (オフセット = 1Ah) [リセット = X]

図 7-43 に、POWER_DOWN_SLOT_DURATION_1 を示し、表 7-35 に、その説明を示します。

概略表に戻ります。

図 7-43 POWER_DOWN_SLOT_DURATION_1 レジスタ
7 6 5 4 3 2 1 0
POWER_DOWN_SLOT_0_DURATION POWER_DOWN_SLOT_1_DURATION POWER_DOWN_SLOT_2_DURATION POWER_DOWN_SLOT_3_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-35 POWER_DOWN_SLOT_DURATION_1 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_DOWN_SLOT_0_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 0 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_DOWN_SLOT_1_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 1 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_DOWN_SLOT_2_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 2 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_DOWN_SLOT_3_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 3 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.28 POWER_DOWN_SLOT_DURATION_2 レジスタ (オフセット = 1Bh) [リセット = X]

図 7-44 に、POWER_DOWN_SLOT_DURATION_2 を示し、表 7-36 に、その説明を示します。

概略表に戻ります。

図 7-44 POWER_DOWN_SLOT_DURATION_2 レジスタ
7 6 5 4 3 2 1 0
POWER_DOWN_SLOT_4_DURATION POWER_DOWN_SLOT_5_DURATION POWER_DOWN_SLOT_6_DURATION POWER_DOWN_SLOT_7_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-36 POWER_DOWN_SLOT_DURATION_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_DOWN_SLOT_4_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 4 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_DOWN_SLOT_5_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 5 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_DOWN_SLOT_6_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 6 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_DOWN_SLOT_7_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 7 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.29 POWER_DOWN_SLOT_DURATION_3 レジスタ (オフセット = 1Ch) [リセット = X]

図 7-45 に、POWER_DOWN_SLOT_DURATION_3 を示し、表 7-37 に、その説明を示します。

概略表に戻ります。

図 7-45 POWER_DOWN_SLOT_DURATION_3 レジスタ
7 6 5 4 3 2 1 0
POWER_DOWN_SLOT_8_DURATION POWER_DOWN_SLOT_9_DURATION POWER_DOWN_SLOT_10_DURATION POWER_DOWN_SLOT_11_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-37 POWER_DOWN_SLOT_DURATION_3 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_DOWN_SLOT_8_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 8 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_DOWN_SLOT_9_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 9 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_DOWN_SLOT_10_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 10 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_DOWN_SLOT_11_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 11 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.30 POWER_DOWN_SLOT_DURATION_4 レジスタ (オフセット = 1Dh) [リセット = X]

図 7-46 に、POWER_DOWN_SLOT_DURATION_4 を示し、表 7-38 に、その説明を示します。

概略表に戻ります。

図 7-46 POWER_DOWN_SLOT_DURATION_4 レジスタ
7 6 5 4 3 2 1 0
POWER_DOWN_SLOT_12_DURATION POWER_DOWN_SLOT_13_DURATION POWER_DOWN_SLOT_14_DURATION POWER_DOWN_SLOT_15_DURATION
R/W-X R/W-X R/W-X R/W-X
表 7-38 POWER_DOWN_SLOT_DURATION_4 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-6 POWER_DOWN_SLOT_12_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 12 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
5-4 POWER_DOWN_SLOT_13_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 13 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
3-2 POWER_DOWN_SLOT_14_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 14 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms
1-0 POWER_DOWN_SLOT_15_DURATION R/W X パワーダウン時およびアクティブからスタンバイへのシーケンス中のスロット 15 の持続時間。(NVM メモリからのデフォルト)
0h = 0ms
1h = 1.5ms
2h = 3ms
3h = 10ms

7.7.31 GENERAL_CONFIG レジスタ(オフセット = 1Eh)[リセット = X]

図 7-47 に GENERAL_CONFIG を示し、表 7-39 に、その説明を示します。

概略表に戻ります。

図 7-47 GENERAL_CONFIG レジスタ
7 6 5 4 3 2 1 0
BYPASS_RAILS_DISCHARGED_CHECK LDO4_UV_THR LDO3_UV_THR LDO2_UV_THR LDO1_UV_THR GPIO_EN GPO2_EN GPO1_EN
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-39 GENERAL_CONFIG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 BYPASS_RAILS_DISCHARGED_CHECK R/W X 全レール放電チェックをバイパスしてアクティブ状態への遷移を開始します。レールインスロット放電チェックは初期化状態への電源切断中に各スロットで実行します。レギュレータを有効にする前に、RV (プリバイアス) 状態のチェックをバイパスしないでください。(NVM メモリからのデフォルト)
0h = 放電チェックを強制
1h = 放電チェックをバイパス
6 LDO4_UV_THR R/W X LDO4 の UV スレッショルドの選択ビットLDO として構成されている場合にのみ適用されます。(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
5 LDO3_UV_THR R/W X LDO3 の UV スレッショルドの選択ビットLDO として構成されている場合にのみ適用されます。(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
4 LDO2_UV_THR R/W X LDO2 の UV スレッショルドの選択ビットLDO として構成されている場合にのみ適用されます。(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
3 LDO1_UV_THR R/W X LDO1 の UV スレッショルドの選択ビットLDO として構成されている場合にのみ適用されます。(NVM メモリからのデフォルト)
0h = -5% UV 検出
1h = -10% UV 検出
2 GPIO_EN R/W X GPIO のイネーブル制御と状態制御の両方。このビットは、GPIO 機能を有効化し、GPIO ピンの状態も制御します。(NVM メモリからのデフォルト)
0h = GPIO 機能は無効です。出力状態は「低」です。
1h = GPIO 機能は有効です。出力状態は「高」です。
1 GPO2_EN R/W X GPO2 のイネーブル制御と状態制御の両方。このビットは、GPO2 機能を有効化し、GPO2 ピンの状態も制御します。(NVM メモリからのデフォルト)
0h = GPO2 は無効です。出力状態は低です。
1h = GPO2 は有効です。出力状態は高 Z です。
0 GPO1_EN R/W X GPO1 のイネーブル制御と状態制御の両方。このビットは、GPO1 機能を有効化し、GPO1 ピンの状態も制御します。(NVM メモリからのデフォルト)
0h = GPO1 は無効です。出力状態は低です。
1h = GPO1 は有効です。出力状態は高 Z です。

7.7.32 MFP_1_CONFIG レジスタ (オフセット = 1Fh) [リセット = X]

図 7-48 に、MFP_1_CONFIG を示し、表 7-40 に、その説明を示します。

概略表に戻ります。

図 7-48 MFP_1_CONFIG レジスタ
7 6 5 4 3 2 1 0
MODE_I2C_CTRL VSEL_SD_I2C_CTRL MODE_RESET_POLARITY MODE_STBY_POLARITY MULTI_DEVICE_ENABLE VSEL_RAIL VSEL_SD_POLARITY VSEL_DDR_SD
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-40 MFP_1_CONFIG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 MODE_I2C_CTRL R/W X I2C を使用するモード制御。MODE/RESET や MODE/STBY ピンによる MODE 制御で統合。データシートの表を参照してください。(NVM メモリからのデフォルト)
0h = 自動 PFM
1h = 強制 PWM
6 VSEL_SD_I2C_CTRL R/W X I2C を使用した VSEL_SD 制御。VSEL_SD/VSEL_DDR ピンが「VSEL_DDR」として構成されている場合のみ適用されます。(NVM メモリからのデフォルト)
0h = 1.8V
1h = LDOx_VOUT レジスタ設定
5 MODE_RESET_POLARITY R/W X MODE_RESET ピンの極性設定。注:操作中に変更しても問題ありませんが、すぐに対応してください。MODE-変更または RESET-エントリ! (NVM メモリからのデフォルト)
0h = [MODE として構成されている場合] LOW - 自動 PFM/HIGH - 強制 PWM。[RESET として構成されている場合] LOW - リセット/HIGH - 通常動作。
1h = [MODE として構成されている場合] HIGH - 自動 PFM/LOW - 強制 PWM。[RESET として構成されている場合] HIGH - リセット/LOW - 通常動作。
4 MODE_STBY_POLARITY R/W X MODE_STBY ピンの極性設定。注:操作中に変更しても問題ありませんが、すぐに対応してください。モード変更または状態変更!(NVM メモリからのデフォルト)
0h = [MODE として構成されている場合] LOW - 自動 PFM/HIGH - 強制 PWM。[STBY として構成されている場合] LOW - スタンバイ状態 / HIGH - アクティブ状態。
1h = [MODE として構成されている場合] HIGH - 自動 PFM/LOW - 強制 PWM。[STBY として構成されている場合] HIGH - スタンバイ状態 / LOW - アクティブ状態。
3 MULTI_DEVICE_ENABLE R/W X GPO が GPO 機能として使用される単一デバイスとして、または GPO を使用して他のデバイスと同期するために使用するマルチ デバイス構成として、デバイスを構成します。注:初期化状態でのみ変更します!(NVM メモリからのデフォルト)
0h = 単一デバイス構成、GPIO ピンを GPO として構成
1h = マルチ デバイス構成、GPIO ピンを GPIO として構成
2 VSEL_RAIL R/W X LDO は VSEL_SD/VSEL_DDR によって制御されます。注:初期化状態でのみ変更します!(NVM メモリからのデフォルト)
0h = LDO1
1h = LDO2
1 VSEL_SD_POLARITY R/W X SD カード電圧選択 注:操作中に変更しても問題ありませんが、すぐに対応してください。SD カードの電源電圧の変更です!(NVM メモリからのデフォルト)
0h = LOW - 1.8V / HIGH - LDOx_VOUT レジスタ設定
1h = HIGH - 1.8V / LOW - LDOx_VOUT レジスタ設定
0 VSEL_DDR_SD R/W X VSEL_SD/VSEL_DDR の構成 注:初期化状態でのみ変更します!(NVM メモリからのデフォルト)
0h = VSEL ピンを DDR として構成して Buck3 の電圧を設定
1h = VSEL ピンを SD として構成して VSEL_RAIL の電圧を設定

7.7.33 MFP_2_CONFIG レジスタ (オフセット = 20h) [リセット = X]

図 7-49 に、MFP_2_CONFIG を示し、表 7-41 に、その説明を示します。

概略表に戻ります。

図 7-49 MFP_2_CONFIG レジスタ
7 6 5 4 3 2 1 0
PU_ON_FSD WARM_COLD_RESET_CONFIG EN_PB_VSENSE_CONFIG EN_PB_VSENSE_DEGL MODE_RESET_CONFIG MODE_STBY_CONFIG
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-41 MFP_2_CONFIG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 PU_ON_FSD R/W X 最初の電源検出(FSD)時点で電源を投入します。そのため、VSYS が印加されると、EN/PB/VSENSE ピンが OFF_REQ ステータスであっても、デバイスはアクティブ状態に起動します。(NVM メモリからのデフォルト)
0h = 最初の電源検出 (FSD) は無効です。
1h = 最初の電源検出 (FSD) は有効です。
6 WARM_COLD_RESET_CONFIG R/W X MODE/RESET ピンを介して RESET イベントがトリガされるとき、WARM または COLD リセットを選択 (I2C を介した RESET には非適用) (NVM メモリからのデフォルト)
0h = COLD RESET
1h = WARM RESET
5-4 EN_PB_VSENSE_CONFIG R/W X イネーブル/プッシュボタン/VSENSE 構成。NVM のロード 後に I2C を介して変更しないでください (NVM をプログラムする前のプレカーソル以外) (NVM メモリからのデフォルト)
0h = デバイス有効化構成
1h = プッシュ ボタン構成
2h = VSENSE 構成
3h = デバイス有効化構成
3 EN_PB_VSENSE_DEGL R/W X イネーブル/プッシュボタン/VSENSE グリッチ除去 注:初期化状態でのみ変更します!EN/VSENSE から PB、または PB から EN/VSENSE に変更したときは、すぐに対応してください:電源投入!(NVM メモリからのデフォルト)
0h = 短 (typ: EN/VSENSE では 120μs、PB では 200ms)
1h = 長 (typ: EN/VSENSE で 50ms、PB で 600ms)
2 MODE_RESET_CONFIG R/W X MODE/RESET 構成 (NVM メモリからのデフォルト)
0h = MODE
1h = RESET
1-0 MODE_STBY_CONFIG R/W X MODE_STDBY 構成 (NVM メモリからのデフォルト)
0h = MODE
1h = STBY
2h = MODE および STBY
3h = MODE

7.7.34 STBY_1_CONFIG レジスタ (オフセット = 21h) [リセット = X]

図 7-50 に、STBY_1_CONFIG を示し、表 7-42 に、その説明を示します。

概略表に戻ります。

図 7-50 STBY_1_CONFIG レジスタ
7 6 5 4 3 2 1 0
予約済み LDO4_STBY_EN LDO3_STBY_EN LDO2_STBY_EN LDO1_STBY_EN BUCK3_STBY_EN BUCK2_STBY_EN BUCK1_STBY_EN
R-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-42 STBY_1_CONFIG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 LDO4_STBY_EN R/W X スタンバイ状態で LDO4 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
5 LDO3_STBY_EN R/W X スタンバイ状態で LDO3 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
4 LDO2_STBY_EN R/W X スタンバイ状態で LDO2 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
3 LDO1_STBY_EN R/W X スタンバイ状態で LDO1 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
2 BUCK3_STBY_EN R/W X スタンバイ状態で BUCK3 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
1 BUCK2_STBY_EN R/W X スタンバイ状態で BUCK2 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
0 BUCK1_STBY_EN R/W X スタンバイ状態で BUCK1 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効

7.7.35 STBY_2_CONFIG レジスタ (オフセット = 22h) [リセット = X]

図 7-51 に、STBY_2_CONFIG を示し、表 7-43 に、その説明を示します。

概略表に戻ります。

図 7-51 STBY_2_CONFIG レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み 予約済み 予約済み 予約済み GPIO_STBY_EN GPO2_STBY_EN GPO1_STBY_EN
R-X R-X R-X R-X R-X R/W-X R/W-X R/W-X
表 7-43 STBY_2_CONFIG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 予約済み R X 予約済み
4 予約済み R X 予約済み
3 予約済み R X 予約済み
2 GPIO_STBY_EN R/W X スタンバイ状態で GPIO を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
1 GPO2_STBY_EN R/W X スタンバイ状態で GPO2 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効
0 GPO1_STBY_EN R/W X スタンバイ状態で GPO1 を有効にします。(NVM メモリからのデフォルト)
0h = STBY モードで無効
1h = STBY モードで有効

7.7.36 OC_DEGL_CONFIG レジスタ(オフセット = 23h)[リセット = X]

図 7-52 に OC_DEGL_CONFIG を示し、表 7-44 に、その説明を示します。

概略表に戻ります。

図 7-52 OC_DEGL_CONFIG レジスタ
7 6 5 4 3 2 1 0
予約済み EN_LONG_DEGL_FOR_OC_LDO4 EN_LONG_DEGL_FOR_OC_LDO3 EN_LONG_DEGL_FOR_OC_LDO2 EN_LONG_DEGL_FOR_OC_LDO1 EN_LONG_DEGL_FOR_OC_BUCK3 EN_LONG_DEGL_FOR_OC_BUCK2 EN_LONG_DEGL_FOR_OC_BUCK1
R-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-44 OC_DEGL_CONFIG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 EN_LONG_DEGL_FOR_OC_LDO4 R/W X 設定すると、LDO4 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、LDO4 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = LDO4 の過電流信号用のグリッチ除去期間は最大 20μs
1h = LDO4 の過電流信号用のグリッチ除去期間は最大 2ms
5 EN_LONG_DEGL_FOR_OC_LDO3 R/W X 設定すると、LDO3 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、LDO3 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = LDO3 の過電流信号用のグリッチ除去期間は最大 20μs
1h = LDO3 の過電流信号用のグリッチ除去期間は最大 2ms
4 EN_LONG_DEGL_FOR_OC_LDO2 R/W X 設定すると、LDO2 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、LDO2 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = LDO2 の過電流信号用のグリッチ除去期間は最大 20μs
1h = LDO2 の過電流信号用のグリッチ除去期間は最大 2ms
3 EN_LONG_DEGL_FOR_OC_LDO1 R/W X 設定すると、LDO1 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、LDO1 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = LDO1 の過電流信号用のグリッチ除去期間は最大 20μs
1h = LDO1 の過電流信号用のグリッチ除去期間は最大 2ms
2 EN_LONG_DEGL_FOR_OC_BUCK3 R/W X 設定すると、BUCK3 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、BUCK3 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = BUCK3 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 20μs
1h = BUCK3 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 2ms
1 EN_LONG_DEGL_FOR_OC_BUCK2 R/W X 設定すると、BUCK2 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、BUCK2 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = BUCK2 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 20μs
1h = BUCK2 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 2ms
0 EN_LONG_DEGL_FOR_OC_BUCK1 R/W X 設定すると、BUCK1 の過電流信号用の長いグリッチ除去オプションが有効になります。クリアすると、BUCK1 の過電流信号用の短いグリッチ除去オプションが有効になります。(NVM メモリからのデフォルト)
0h = BUCK1 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 20μs
1h = BUCK1 の過電流信号用グリッチ除去期間 (ハイサイド過電流、ローサイド過電流、ローサイド逆/負過電流) は最大 2ms

7.7.37 INT_MASK_UV レジスタ(オフセット = 24h)[リセット = X]

図 7-53 に INT_MASK_UV を示し、表 7-45 に、その説明を示します。

概略表に戻ります。

図 7-53 INT_MASK_UV レジスタ
7 6 5 4 3 2 1 0
MASK_RETRY_COUNT BUCK3_UV_MASK BUCK2_UV_MASK BUCK1_UV_MASK LDO4_UV_MASK LDO3_UV_MASK LDO2_UV_MASK LDO1_UV_MASK
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-45 INT_MASK_UV レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 MASK_RETRY_COUNT R/W X 設定すると、デバイスは 2 回再試行しても起動できます。(NVM メモリからのデフォルト)
0h = デバイスは 2 回を超えると再試行せず、オフのまま
1h = デバイスは永遠に再試行
6 BUCK3_UV_MASK R/W X BUCK3 低電圧マスク。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
5 BUCK2_UV_MASK R/W X BUCK2 低電圧マスク。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
4 BUCK1_UV_MASK R/W X BUCK1 低電圧マスク。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
3 LDO4_UV_MASK R/W X LDO4 低電圧マスク- BYP または LSW モードで常にマスクされます。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
2 LDO3_UV_MASK R/W X LDO3 低電圧マスク- BYP または LSW モードで常にマスクされます。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
1 LDO2_UV_MASK R/W X LDO2 低電圧マスク- BYP または LSW モードで常にマスクされます。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
0 LDO1_UV_MASK R/W X LDO1 低電圧マスク- BYP または LSW モードで常にマスクされます。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)

7.7.38 MASK_CONFIG レジスタ(オフセット = 25h)[リセット = X]

図 7-54 に MASK_CONFIG を示し、表 7-46 に、その説明を示します。

概略表に戻ります。

図 7-54 MASK_CONFIG レジスタ
7 6 5 4 3 2 1 0
MASK_INT_FOR_PB MASK_EFFECT MASK_INT_FOR_RV SENSOR_0_WARM_MASK SENSOR_1_WARM_MASK SENSOR_2_WARM_MASK SENSOR_3_WARM_MASK
R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X R/W-X
表 7-46 MASK_CONFIG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 MASK_INT_FOR_PB R/W X nINT ピンが PushButton(PB)の押下/解放イベントに敏感かどうかを制御するマスキングビット。(NVM メモリからのデフォルト)
0h = マスクなし (すべての PB イベントで nINT が低にプル)
1h = マスクあり (すべての PB イベントで nINT は敏感でない)
6-5 MASK_EFFECT R/W X マスクの効果 (グローバル) (NVM メモリからのデフォルト)
0h = 状態変化なし、nINT 応答なし、フォルトのビット設定なし
1h = 状態変化なし、nINT 応答なし、フォルトのビット設定
2h = 状態変化なし、nINT 応答、フォルトのビット設定 (11b と同じ)
3h = 状態変化なし、nINT 応答、フォルトのビット設定 (10b と同じ)
4 MASK_INT_FOR_RV R/W X nINT ピンが RV(残留電圧)イベントに敏感かどうかを制御するマスキングビット。(NVM メモリからのデフォルト)
0h = マスクなし (アクティブ状態への移行中またはレールの有効化中のすべての RV イベントで nINT が低にプル)
1h = マスクあり (すべての RV イベントで nINT は敏感でない)
3 SENSOR_0_WARM_MASK R/W X ダイ温度ウォーム フォルト マスク、センサ 0。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
2 SENSOR_1_WARM_MASK R/W X ダイ温度ウォーム フォルト マスク、センサ 1。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
1 SENSOR_2_WARM_MASK R/W X ダイ温度ウォーム フォルト マスク、センサ 2。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)
0 SENSOR_3_WARM_MASK R/W X ダイ温度ウォーム フォルト マスク、センサ 3。(NVM メモリからのデフォルト)
0h = マスクなし (故障をレポート)
1h = マスクあり (故障レポートなし)

7.7.39 I2C_ADDRESS_REG レジスタ (オフセット = 26h) [リセット = X]

図 7-55 に、I2C_ADDRESS_REG を示し、表 7-47 に、その説明を示します。

概略表に戻ります。

図 7-55 I2C_ADDRESS_REG レジスタ
7 6 5 4 3 2 1 0
DIY_NVM_PROGRAM_CMD_ISSUED I2C_ADDRESS
R/W-X R/W-X
表 7-47 I2C_ADDRESS_REG レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 DIY_NVM_PROGRAM_CMD_ISSUED R/W X DIY プログラムコマンドが試行されたかどうかを示すビット。一度設定すると、常に設定されたままになります。(NVM メモリからのデフォルト)
0h = NVM データの変更なし
1h = DIY プログラム コマンドを介して NVM データ変更を試行
6-0 I2C_ADDRESS R/W X I2C セカンダリ アドレス。注:操作中に変更しても問題ありませんが、すぐに対応してください。読み取り/書き込み用の新しいアドレスです!(NVM メモリからのデフォルト)

7.7.40 USER_GENERAL_NVM_STORAGE_REG レジスタ(オフセット = 27h)[リセット = X]

図 7-56 に USER_GENERAL_NVM_STORAGE_REG を示し、表 7-48 に、その説明を示します。

概略表に戻ります。

図 7-56 USER_GENERAL_NVM_STORAGE_REG レジスタ
7 6 5 4 3 2 1 0
USER_GENERAL_NVM_STORAGE
R/W-X
表 7-48 USER_GENERAL_NVM_STORAGE_REG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-0 USER_GENERAL_NVM_STORAGE R/W X 顧客が変更した NVM バージョンの NVM-ID など、ユーザーデータを格納するためにユーザーが使用できる 8 ビットの NVM ベースのレジスタ。(NVM メモリからのデフォルト)

7.7.41 MANUFACTURING_VER レジスタ(オフセット = 28h)[リセット = 00h]

図 7-57 に MANUFACTURING_VER を示し、表 7-49 に、その説明を示します。

概略表に戻ります。

図 7-57 MANUFACTURING_VER レジスタ
7 6 5 4 3 2 1 0
SILICON_REV
R-0h
表 7-49 MANUFACTURING_VER レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7-0 SILICON_REV R 0h SILICON_REV[7:6] - 予約済み SILICON_REV[5:3] - ALR SILICON_REV[2:0] - 金属シリコン リビジョン ハードワイヤード(NVM では制御されていません)

7.7.42 MFP_CTRL レジスタ(オフセット = 29h)[リセット = X]

図 7-58 に MFP_CTRL を示し、表 7-50 に、その説明を示します。

概略表に戻ります。

図 7-58 MFP_CTRL レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み 予約済み GPIO_STATUS WARM_RESET_I2C_CTRL COLD_RESET_I2C_CTRL STBY_I2C_CTRL I2C_OFF_REQ
R-X R-X R-X R-0h R/WSelfClrF-0h R/W-0h R/W-0h R/WSelfClrF-0h
表 7-50 MFP_CTRL レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 予約済み R X 予約済み
4 GPIO_STATUS R 0h GPIO ピンのリアルタイム値を示す
0h = GPIO ピンは現在「0」
1h = GPIO ピンは現在「1」
3 WARM_RESET_I2C_CTRL R/WSelfClrF 0h 「1」と書き込まれると、ウォーム リセットがトリガされます。注:このビットは自動的にクリアされるため、書き込み後に「1」として読み出すことはできません。
0h = 通常動作
1h = WARM_RESET
2 COLD_RESET_I2C_CTRL R/W 0h High に設定すると、コールド リセットがトリガされます。初期化に入るとクリアされます。
0h = 通常動作
1h = COLD_RESET
1 STBY_I2C_CTRL R/W 0h I2Cを使用したSTBY制御。STBY/STBY ピンによるモード制御で統合。仕様の表を参照。
0h = 通常動作
1h = STBY モード
0 I2C_OFF_REQ R/WSelfClrF 0h このビットに「1」が書き込まれた場合:オフ要求をトリガします。「0」の場合:影響なし。セルフクリアを行います。
0h = 影響なし
1h = オフ要求をトリガ

7.7.43 DISCHARGE_CONFIG レジスタ(オフセット = 2Ah)[リセット = X]

図 7-59 に DISCHARGE_CONFIG を示し、表 7-51 に、その説明を示します。

概略表に戻ります。

図 7-59 DISCHARGE_CONFIG レジスタ
7 6 5 4 3 2 1 0
予約済み LDO4_DISCHARGE_EN LDO3_DISCHARGE_EN LDO2_DISCHARGE_EN LDO1_DISCHARGE_EN BUCK3_DISCHARGE_EN BUCK2_DISCHARGE_EN BUCK1_DISCHARGE_EN
R-X R/W-1h R/W-1h R/W-1h R/W-1h R/W-1h R/W-1h R/W-1h
表 7-51 DISCHARGE_CONFIG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 LDO4_DISCHARGE_EN R/W 1h LDO4 の放電設定
0h = 放電なし
1h = 250Ω
5 LDO3_DISCHARGE_EN R/W 1h LDO3 の放電設定
0h = 放電なし
1h = 250Ω
4 LDO2_DISCHARGE_EN R/W 1h LDO2 の放電設定
0h = 放電なし
1h = 200Ω
3 LDO1_DISCHARGE_EN R/W 1h LDO1 の放電設定
0h = 放電なし
1h = 200Ω
2 BUCK3_DISCHARGE_EN R/W 1h BUCK3 の放電設定
0h = 放電なし
1h = 125Ω
1 BUCK2_DISCHARGE_EN R/W 1h BUCK2 の放電設定
0h = 放電なし
1h = 125Ω
0 BUCK1_DISCHARGE_EN R/W 1h BUCK1 の放電設定
0h = 放電なし
1h = 125Ω

7.7.44 INT_SOURCE レジスタ(オフセット = 2Bh)[リセット = 00h]

図 7-60 に INT_SOURCE を示し、表 7-52 に、その説明を示します。

概略表に戻ります。

図 7-60 INT_SOURCE レジスタ
7 6 5 4 3 2 1 0
INT_PB_IS_SET INT_LDO_3_4_IS_SET INT_LDO_1_2_IS_SET INT_BUCK_3_IS_SET INT_BUCK_1_2_IS_SET INT_SYSTEM_IS_SET INT_RV_IS_SET INT_TIMEOUT_RV_SD_IS_SET
R-0h R-0h R-0h R-0h R-0h R-0h R-0h R-0h
表 7-52 INT_SOURCE レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 INT_PB_IS_SET R 0h レジスタ INT_PB に INT の 1 つ以上のソースが存在
0h = INT_PB のビット設定なし
1h = INT_PB に 1 つ以上のビット設定
6 INT_LDO_3_4_IS_SET R 0h レジスタ INT_LDO_3_4 に INT の 1 つ以上のソースが存在
0h = INT_LDO_3_4 のビット設定なし
1h = INT_LDO_3_4 に 1 つ以上のビット設定
5 INT_LDO_1_2_IS_SET R 0h レジスタ INT_LDO_1_2 に INT の 1 つ以上のソースが存在
0h = INT_LDO_1_2 のビット設定なし
1h = INT_LDO_1_2 に 1 つ以上のビット設定
4 INT_BUCK_3_IS_SET R 0h レジスタ INT_BUCK_3 に INT の 1 つ以上のソースが存在
0h = INT_BUCK_3 のビット設定なし
1h = INT_BUCK_3 に 1 つ以上のビット設定
3 INT_BUCK_1_2_IS_SET R 0h レジスタ INT_BUCK_1_2 に INT の 1 つ以上のソースが存在
0h = INT_BUCK_1_2 のビット設定なし
1h = INT_BUCK_1_2 に 1 つ以上のビット設定
2 INT_SYSTEM_IS_SET R 0h レジスタ INT_SYSTEM に INT の 1 つ以上のソースが存在
0h = INT_SYSTEM のビット設定なし
1h = INT_SYSTEM に 1 つ以上のビット設定
1 INT_RV_IS_SET R 0h レジスタ INT_RV に INT の 1 つ以上のソースが存在
0h = INT_RV のビット設定なし
1h = INT_RV に 1 つ以上のビット設定
0 INT_TIMEOUT_RV_SD_IS_SET R 0h レジスタ INT_TIMEOUT_RV_SD に INT の 1 つ以上のソースが存在
0h = INT_TIMEOUT_RV_SD のビット設定なし
1h = INT_TIMEOUT_RV_SD に 1 つ以上のビット設定

7.7.45 INT_LDO_3_4 レジスタ (オフセット = 2Ch) [リセット = X]

図 7-61 に、INT_LDO_3_4 を示し、表 7-53 に、その説明を示します。

概略表に戻ります。

図 7-61 INT_LDO_3_4 レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み LDO4_UV LDO4_OC LDO4_SCG LDO3_UV LDO3_OC LDO3_SCG
R-X R-X R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-53 INT_LDO_3_4 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 LDO4_UV R/W1C 0h LDO4 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
4 LDO4_OC R/W1C 0h LDO4 過電流フォルト。
0h = フォルト検出なし
1h = フォルト検出
3 LDO4_SCG R/W1C 0h LDO4 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出
2 LDO3_UV R/W1C 0h LDO3 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
1 LDO3_OC R/W1C 0h LDO3 過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
0 LDO3_SCG R/W1C 0h LDO3 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出

7.7.46 INT_LDO_1_2 レジスタ (オフセット = 2Dh) [リセット = X]

図 7-62 に、INT_LDO_1_2 を示し、表 7-54 に、その説明を示します。

概略表に戻ります。

図 7-62 INT_LDO_1_2 レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み LDO2_UV LDO2_OC LDO2_SCG LDO1_UV LDO1_OC LDO1_SCG
R-X R-X R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-54 INT_LDO_1_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 LDO2_UV R/W1C 0h LDO2 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
4 LDO2_OC R/W1C 0h LDO2 過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
3 LDO2_SCG R/W1C 0h LDO2 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出
2 LDO1_UV R/W1C 0h LDO1 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
1 LDO1_OC R/W1C 0h LDO1 過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
0 LDO1_SCG R/W1C 0h LDO1 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出

7.7.47 INT_BUCK_3 レジスタ (オフセット = 2Eh) [リセット = X]

図 7-63 に、INT_BUCK_3 を示し、表 7-55 に、その説明を示します。

概略表に戻ります。

図 7-63 INT_BUCK_3 レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み 予約済み 予約済み BUCK3_UV BUCK3_NEG_OC BUCK3_OC BUCK3_SCG
R-X R-X R-X R-X R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-55 INT_BUCK_3 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 予約済み R X 予約済み
4 予約済み R X 予約済み
3 BUCK3_UV R/W1C 0h BUCK3 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
2 BUCK3_NEG_OC R/W1C 0h BUCK3 の負の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
1 BUCK3_OC R/W1C 0h BUCK3 の正の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
0 BUCK3_SCG R/W1C 0h BUCK3 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出

7.7.48 INT_BUCK_1_2 レジスタ (オフセット = 2Fh) [リセット = 00h]

図 7-64 に、INT_BUCK_1_2 を示し、表 7-56 に、その説明を示します。

概略表に戻ります。

図 7-64 INT_BUCK_1_2 レジスタ
7 6 5 4 3 2 1 0
BUCK2_UV BUCK2_NEG_OC BUCK2_OC BUCK2_SCG BUCK1_UV BUCK1_NEG_OC BUCK1_OC BUCK1_SCG
R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-56 INT_BUCK_1_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 BUCK2_UV R/W1C 0h BUCK2 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
6 BUCK2_NEG_OC R/W1C 0h BUCK2 の負の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
5 BUCK2_OC R/W1C 0h BUCK2 の正の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
4 BUCK2_SCG R/W1C 0h BUCK2 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出
3 BUCK1_UV R/W1C 0h BUCK1 低電圧フォルトINT_MASK_UV レジスタの対応する*_UV_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
2 BUCK1_NEG_OC R/W1C 0h BUCK1 の負の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
1 BUCK1_OC R/W1C 0h BUCK1 の正の過電流フォルト
0h = フォルト検出なし
1h = フォルト検出
0 BUCK1_SCG R/W1C 0h BUCK1 のグランドへの短絡フォルト
0h = フォルト検出なし
1h = フォルト検出

7.7.49 INT_SYSTEM レジスタ(オフセット = 30h)[リセット = 00h]

図 7-65 に INT_SYSTEM を示し、表 7-57 に、その説明を示します。

概略表に戻ります。

図 7-65 INT_SYSTEM レジスタ
7 6 5 4 3 2 1 0
SENSOR_0_HOT SENSOR_1_HOT SENSOR_2_HOT SENSOR_3_HOT SENSOR_0_WARM SENSOR_1_WARM SENSOR_2_WARM SENSOR_3_WARM
R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-57 INT_SYSTEM レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 SENSOR_0_HOT R/W1C 0h センサ 0 の TSD ホット検出
0h = フォルト検出なし
1h = フォルト検出
6 SENSOR_1_HOT R/W1C 0h センサ 1 の TSD ホット検出
0h = フォルト検出なし
1h = フォルト検出
5 SENSOR_2_HOT R/W1C 0h センサ 2 の TSD ホット検出
0h = フォルト検出なし
1h = フォルト検出
4 SENSOR_3_HOT R/W1C 0h センサ 3 の TSD ホット検出
0h = フォルト検出なし
1h = フォルト検出
3 SENSOR_0_WARM R/W1C 0h センサ 0 の TSD ウォーム検出MASK_CONFIG レジスタの対応する*_WARM_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
2 SENSOR_1_WARM R/W1C 0h センサ 1 の TSD ウォーム検出MASK_CONFIG レジスタの対応する*_WARM_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
1 SENSOR_2_WARM R/W1C 0h センサ 2 の TSD ウォーム検出MASK_CONFIG レジスタの対応する*_WARM_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出
0 SENSOR_3_WARM R/W1C 0h センサ 3 の TSD ウォーム検出MASK_CONFIG レジスタの対応する*_WARM_MASK ビットが「1」の場合、初期化状態への遷移時に自動的にクリアされます
0h = フォルト検出なし
1h = フォルト検出

7.7.50 INT_RV レジスタ(オフセット = 31h)[リセット = X]

図 7-66 に INT_RV を示し、表 7-58 に、その説明を示します。

概略表に戻ります。

図 7-66 INT_RV レジスタ
7 6 5 4 3 2 1 0
予約済み LDO4_RV LDO3_RV LDO2_RV LDO1_RV BUCK3_RV BUCK2_RV BUCK1_RV
R-X R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-58 INT_RV レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 LDO4_RV R/W1C 0h レール電源オン中に LDO4 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
5 LDO3_RV R/W1C 0h レール電源オン中に LDO3 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
4 LDO2_RV R/W1C 0h レール電源オン中に LDO2 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
3 LDO1_RV R/W1C 0h レール電源オン中に LDO1 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
2 BUCK3_RV R/W1C 0h レール電源オン中に BUCK3 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
1 BUCK2_RV R/W1C 0h レール電源オン中に BUCK2 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出
0 BUCK1_RV R/W1C 0h レール電源オン中に BUCK1 レール上で、または電源シーケンスをアクティブ状態にする前の放電点検中に 4~5ms 後に検出された RV イベント
0h = RV 検出なし
1h = RV 検出

7.7.51 INT_TIMEOUT_RV_SD レジスタ(オフセット = 32h)[リセット = 00h]

図 7-67 に INT_TIMEOUT_RV_SD を示し、表 7-59 に、その説明を示します。

概略表に戻ります。

図 7-67 INT_TIMEOUT_RV_SD レジスタ
7 6 5 4 3 2 1 0
TIMEOUT LDO4_RV_SD LDO3_RV_SD LDO2_RV_SD LDO1_RV_SD BUCK3_RV_SD BUCK2_RV_SD BUCK1_RV_SD
R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h R/W1C-0h
表 7-59 INT_TIMEOUT_RV_SD レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 TIMEOUT R/W1C 0h 以下の間に、タイムアウトが原因でシャットダウンが発生した場合に設定されます。1.アクティブ状態に遷移して、割り当てられたスロットの終了時に、ひとつまたは複数のレールが UV レベルを超えなかった場合(およ び、このレールの UV が SD フォルトとして構成されている場合)。INT_*レジスタの*_UV ビットにより、どのレールが表示されるかが示されます。2.スタンバイ状態に遷移すると、割り当てられたスロットが終了しても、ひとつまたは複数のレールが SCG レベルを下回らず、そのレールに対して放電が有効になります(このレジスタの対応するRV_SD ビットにより、どのレールかが示されます)。
0h = タイムアウトによる SD なし
1h = タイムアウトによる SD 発生
6 LDO4_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = LDO4 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = LDO4 で RV/DISCHARGE_TIMEOUT 発生による SD
5 LDO3_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = LDO3 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = LDO3 で RV/DISCHARGE_TIMEOUT 発生による SD
4 LDO2_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = LDO2 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = LDO2 で RV/DISCHARGE_TIMEOUT 発生による SD
3 LDO1_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = LDO1 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = LDO1 で RV/DISCHARGE_TIMEOUT 発生による SD
2 BUCK3_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = BUCK3 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = BUCK3 で RV/DISCHARGE_TIMEOUT 発生による SD
1 BUCK2_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = BUCK2 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = BUCK2 で RV/DISCHARGE_TIMEOUT 発生による SD
0 BUCK1_RV_SD R/W1C 0h 以下の間に、LDO4 レールの RV が原因でシャットダウンが発生しました。1.スタンバイ状態への遷移で、割り当てられたスロットの終了時にこのレールは放電せず、このレール対する放電が有効になります 2.スタンバイ状態への遷移で、このレールが無効化され、放電が有効になった後、にRVがこのレール上で観察されました 3.アクティブ状態への遷移で、このレールがオフの状態で RV が観測されました(レールはアクティブ状態への遷移を開始する前に放電されると予想されます)4.このレールは放電されず、スタンバイからアクティブへの遷移開始時のすべてのレールの放電試行中にタイムアウト SD が発生しました (この場合は TIMEOUT ビットも設定)
0h = BUCK1 で RV/DISCHARGE_TIMEOUT 発生による SD なし
1h = BUCK1 で RV/DISCHARGE_TIMEOUT 発生による SD

7.7.52 INT_PB レジスタ(オフセット = 33h)[リセット = X]

図 7-68 に INT_PB を示し、表 7-60 に、その説明を示します。

概略表に戻ります。

図 7-68 INT_PB レジスタ
7 6 5 4 3 2 1 0
予約済み 予約済み 予約済み 予約済み 予約済み PB_REAL_TIME_STATUS PB_RISING_EDGE_DETECTED PB_FALLING_EDGE_DETECTED
R-X R-X R-X R-X R-X R-1h R/W1C-0h R/W1C-0h
表 7-60 INT_PB レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 予約済み R X 予約済み
6 予約済み R X 予約済み
5 予約済み R X 予約済み
4 予約済み R X 予約済み
3 予約済み R X 予約済み
2 PB_REAL_TIME_STATUS R 1h PB ピンのグリッチ除去(64 ~ 128ms)のリアルタイム ステータス。EN/PB/VSENSE ピンが PB として構成されている場合のみ有効です。
0h = PB の電流グリッチ除去ステータス:PRESSED
1h = PB の電流グリッチ除去ステータス: RELEASED
1 PB_RISING_EDGE_DETECTED R/W1C 0h PB は前回このビットがクリアされてから、グリッチ除去期間>(64 ~ 128ms)の間、リリースされました。このビットを設定すると、nINT ピンがアサートされます(構成ビット MASK_INT_FOR_PB = 「0」の場合)。
0h = PB 解放が未検出
1h = PB 解放が検出
0 PB_FALLING_EDGE_DETECTED R/W1C 0h PB は前回このビットがクリアされてから、グリッチ除去期間>(64 ~ 128ms)の間、プレスされました。このビットを設定すると、nINT ピンがアサートされます(構成ビット MASK_INT_FOR_PB = 「0」の場合)。
0h = PB プレスが未検出
1h = PB プレスが検出

7.7.53 USER_NVM_CMD_REG レジスタ(オフセット = 34h)[リセット = 00h]

図 7-69 に USER_NVM_CMD_REG を示し、表 7-61 に、その説明を示します。

概略表に戻ります。

図 7-69 USER_NVM_CMD_REG レジスタ
7 6 5 4 3 2 1 0
NVM_VERIFY_RESULT CUST_NVM_VERIFY_DONE CUST_PROG_DONE I2C_OSC_ON USER_NVM_CMD
R-0h R/W1C-0h R/W1C-0h R-0h R-0h
表 7-61 USER_NVM_CMD_REG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 NVM_VERIFY_RESULT R 0h CUST_NVM_Verify_CMD が実行された後、このビットは動作の結果を示します。(1 = フェイル、0 = パス)。「1」の場合、次の CUST_NVM_Verify_CMD がパスした場合のみクリアできます。
0h = パス
1h = フェイル
6 CUST_NVM_VERIFY_DONE R/W1C 0h CUST_NVM_VERIFY_CMD の実行後、「1」に設定されます。ユーザーが W1C を実行するまで「1」のままになります。
0h = 未完了/進行なし
1h = 完了
5 CUST_PROG_DONE R/W1C 0h CUST_PROG_CMD の実行後、「1」に設定されます。ユーザーが W1C を実行するまで「1」のままになります。
0h = 未完了/進行なし
1h = 完了
4 I2C_OSC_ON R 0h EN_OSC_DIY を受信すると、このレジスタ フィールドは「1」に設定されます。
0h = OSC は I2C で制御されていない
1h = I2C コマンド EN_OSC_DIY により無条件で OSC がオン
3-0 USER_NVM_CMD R 0h DIY プログラミングモードに移行し、ユーザー NVM 空間をプログラムするためのコマンド。常に 0 として読み出します
6h = DIS_OSC_DIY
7h = CUST_NVM_VERIFY_CMD
9h = EN_OSC_DIY
Ah = CUST_PROG_CMD

7.7.54 POWER_UP_STATUS_REG レジスタ(オフセット = 35h)[リセット = 00h]

図 7-70 に POWER_UP_STATUS_REG を示し、表 7-62 に、その説明を示します。

概略表に戻ります。

図 7-70 POWER_UP_STATUS_REG レジスタ
7 6 5 4 3 2 1 0
POWER_UP_FROM_FSD POWER_UP_FROM_EN_PB_VSENSE COLD_RESET_ISSUED 状態 RETRY_COUNT POWER_UP_FROM_OFF
R/W1C-0h R/W1C-0h R/W1C-0h R-0h R-0h R/W1C-0h
表 7-62 POWER_UP_STATUS_REG レジスタ フィールドの説明
ビット フィールド タイプ リセット 説明
7 POWER_UP_FROM_FSD R/W1C 0h FSD のために ON_REQ がトリガされた場合にセット 
0h = FSD を介した電源投入の検出なし
1h = FSD を介した電源投入を検出
6 POWER_UP_FROM_EN_PB_VSENSE R/W1C 0h EN/PB/VSENSE ピンにより ON_REQ がトリガされた場合にセット 
0h = ピンを介した電源投入の検出なし
1h = ピンを介した電源投入を検出
5 COLD_RESET_ISSUED R/W1C 0h ピンまたは I2C 経由で COLD_RESET を受信した場合に設定
0h = COLD RESET の受信なし
1h = ピンまたは I2C 経由で COLD RESET を受信
4-3 状態 R 0h 現在のデバイス状態を示す
0h = 遷移状態
1h = 初期化
2h = スタンバイ
3h = アクティブ
2-1 RETRY_COUNT R 0h ステートマシンの現在のリトライ カウントを読み取ります。RETRY_COUNT = 3 で、マスクされていない場合、デバイスは起動しません。
0 POWER_UP_FROM_OFF R/W1C 0h オフ状態から電源投入した場合かどうかを示す (POR がアサート)
0h = このビットの最後のクリア以降のオフ状態の入力なし
1h = このビットの最後のクリア以降にオフ状態を入力

7.7.55 SPARE_2 レジスタ (オフセット = 36h) [リセット = 00h]

図 7-71 に、SPARE_2 を示し、表 7-63 に、その説明を示します。

概略表に戻ります。

図 7-71 SPARE_2 レジスタ
7 6 5 4 3 2 1 0
SPARE_2_1 SPARE_2_2 SPARE_2_3 SPARE_2_4 SPARE_2_5 SPARE_2_6 SPARE_2_7 SPARE_2_8
R/W-0h R/W-0h R/W-0h R/W-0h R/W-0h R/W-0h R/W-0h R/W-0h
表 7-63 SPARE_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7 SPARE_2_1 R/W 0h ユーザーの非 NVM 領域の Spare ビット
6 SPARE_2_2 R/W 0h ユーザーの非 NVM 領域の Spare ビット
5 SPARE_2_3 R/W 0h ユーザーの非 NVM 領域の Spare ビット
4 SPARE_2_4 R/W 0h ユーザーの非 NVM 領域の Spare ビット
3 SPARE_2_5 R/W 0h ユーザーの非 NVM 領域の Spare ビット
2 SPARE_2_6 R/W 0h ユーザーの非 NVM 領域の Spare ビット
1 SPARE_2_7 R/W 0h ユーザーの非 NVM 領域の Spare ビット
0 SPARE_2_8 R/W 0h ユーザーの非 NVM 領域の Spare ビット

7.7.56 SPARE_3 レジスタ (オフセット = 37h) [リセット = 00h]

図 7-72 に、SPARE_3 を示し、表 7-64 に、その説明を示します。

概略表に戻ります。

図 7-72 SPARE_3 レジスタ
7 6 5 4 3 2 1 0
SPARE_3_1
R/W-0h
表 7-64 SPARE_3 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-0 SPARE_3_1 R/W 0h ユーザーの非 NVM 領域の Spare ビット

7.7.57 FACTORY_CONFIG_2 レジスタ (オフセット = 41h) [リセット = X]

図 7-73 に、FACTORY_CONFIG_2 を示し、表 7-65 に、その説明を示します。

概略表に戻ります。

図 7-73 FACTORY_CONFIG_2 レジスタ
7 6 5 4 3 2 1 0
NVM_REVISION 予約済み 予約済み 予約済み 予約済み 予約済み
R-X R-X R-X R-X R-X R-X
表 7-65 FACTORY_CONFIG_2 レジスタのフィールドの説明
ビット フィールド タイプ リセット 説明
7-5 NVM_REVISION R X NVM 構成のバージョンを指定します 注:このレジスタは、マイコンのみが書き込みできます。
0h = V0
1h = V1 ...
4 予約済み R X 予約済み
3 予約済み R X 予約済み
2 予約済み R X 予約済み
1 予約済み R X 予約済み
0 予約済み R X 予約済み