JAJUA44B
October 2024 – October 2025
TRF1108
1
説明
特長
アプリケーション
5
1
評価基板の概要
1.1
はじめに
1.2
キットの内容
1.3
仕様
1.4
製品情報
2
ハードウェア
2.1
必要な機器
2.2
セットアップ手順
2.2.1
高速データ コンバータ (HSDC) Pro ソフトウェアのインストール
2.2.2
DAC39RF10EVM 構成 GUI ソフトウェアのインストール手順
2.2.3
TRF1108-DAC39RFEVM と TSW14J59EVM 間の接続
2.2.4
電源をボードに接続する (電源オフ)
2.2.5
スペクトラム アナライザを評価基板に接続する手順
2.2.6
TSW14J59EVM の電源を入れ、PC に接続
2.2.7
TRF1108-DAC39RFEVM の電源を入れ、PC に接続
2.2.8
信号発生器の RF 出力をオンにします
2.2.9
DAC39RF10EVM GUI の起動と DAC 評価基板のプログラム
2.2.10
NCO のプログラミング
2.2.10.1
SPIDAC (NCO のみ) 動作
2.2.11
HSDC Pro ソフトウェアを起動し、FPGA イメージを TSW14J59EVM にロード
2.3
デバイス設定
2.3.1
対応する JESD204C デバイス機能
2.3.2
タブ構成
2.3.3
レジスタ マップおよびコンソール制御
2.4
TRF1108-DAC39RFEVM のトラブルシューティング
2.5
オプションのクロッキングをサポートするための評価基板のカスタマイズ
2.5.1
LMX->DACCLK | LMX/LMK->FPGA オプション (デフォルト)
2.5.2
EXT->DACCLK | LMX/LMK->FPGA クロッキング オプション
2.5.3
EXT->DACCLK | LMK->FPGA クロッキング オプション
2.6
信号の配線取り回し
2.7
ジャンパおよび LED
3
ハードウェア設計ファイル
3.1
回路図
3.2
PCB のレイアウト
3.3
部品表 (BOM)
4
追加情報
4.1
商標
5
参考資料
5.1
テクニカル リファレンス ドキュメント
5.2
TSW14J59EVM の動作
6
改訂履歴
5.1
テクニカル リファレンス ドキュメント
テキサス・インスツルメンツ、「
DAC39RF10、DAC39RFS10 10.24、20.48 GSPS、16 ビット、デュアルおよびシングル チャネル、JESD204B、C インターフェイスを備えたマルチナイキスト デジタル‐アナログ コンバータ (DAC)
」、データシート
テキサス・インスツルメンツ、「
TRF1108 DC〜12GHz 帯域幅、差動‐シングルエンド RF アンプ
」、データシート
テキサス・インスツルメンツ、「
TSW14J59EVM JESD204C データ キャプチャおよびパターン ジェネレータ カード
」ユーザー ガイド
テキサス・インスツルメンツ、「
高速データ コンバータ Pro GUI
」、ユーザー ガイド (ソフトウェアのヘルプ メニュー内でも利用可能)
テキサス・インスツルメンツ、
「LMK0482x 超低ノイズ、JESD204B準拠のクロック ジッタ クリーナ、デュアル ループPLL搭載
」、データシート
テキサス・インスツルメンツ、「
LMX1204 低ノイズ・高周波 JESD バッファ / マルチプライヤ / ディバイダ
」、データシートです。
FTDI チップ、
FTDI USB–シリアル ドライバ インストール マニュアル