Produktdetails

Number of channels 2 Vrwm (V) 3.6 Bi-/uni-directional Uni-Directional Package name SOT-9X3 Peak pulse power (8/20 μs) (max) (W) 45 IO capacitance (typ) (pF) 0.7 IEC 61000-4-2 contact (±V) 8000 IEC 61000-4-5 (A) 5 Clamping voltage (V) 8 Dynamic resistance (typ) 0.6 Interface type Ethernet, LVDS, USB 2.0, USB 3.0 Breakdown voltage (min) (V) 4.5 IO leakage current (max) (nA) 100 Rating Catalog Operating temperature range (°C) -40 to 85
Number of channels 2 Vrwm (V) 3.6 Bi-/uni-directional Uni-Directional Package name SOT-9X3 Peak pulse power (8/20 μs) (max) (W) 45 IO capacitance (typ) (pF) 0.7 IEC 61000-4-2 contact (±V) 8000 IEC 61000-4-5 (A) 5 Clamping voltage (V) 8 Dynamic resistance (typ) 0.6 Interface type Ethernet, LVDS, USB 2.0, USB 3.0 Breakdown voltage (min) (V) 4.5 IO leakage current (max) (nA) 100 Rating Catalog Operating temperature range (°C) -40 to 85
SOT-9X3 (DRT) 3 1 mm² 1 x 1
  • Supports USB 3.0 data rates (5 Gbps)
  • IEC 61000-4-2 ESD protection (level 4 contact)
  • IEC 61000-4-5 surge protection
    • 5 A (8/20 µs)
  • Low capacitance
    • DRT: 0.7 pF (typical)
    • DQA: 0.8 pF (typical)
  • Dynamic resistance: 0.6 Ω (typical)
  • Space-saving DRT, DQA packages
  • Flow-through pin mapping
  • Supports USB 3.0 data rates (5 Gbps)
  • IEC 61000-4-2 ESD protection (level 4 contact)
  • IEC 61000-4-5 surge protection
    • 5 A (8/20 µs)
  • Low capacitance
    • DRT: 0.7 pF (typical)
    • DQA: 0.8 pF (typical)
  • Dynamic resistance: 0.6 Ω (typical)
  • Space-saving DRT, DQA packages
  • Flow-through pin mapping

The TPD2EUSB30, TPD2EUSB30A, and TPD4EUSB30 are 2 and 4 channel Transient Voltage Suppressor (TVS) based Electrostatic Discharge (ESD) protection diode arrays. The TPDxEUSB30/A devices are rated to dissipate ESD strikes at the maximum level specified in the IEC 61000-4-2 international standard (Contact). These devices also offer 5 A (8/20 µs) peak pulse current ratings per IEC 61000-4-5 (Surge) specification.

The TPD2EUSB30A offers low 4.5-V DC break-down voltage. The low capacitance, low break-down voltage, and low dynamic resistance make the TPD2EUSB30A a superior protection device for high-speed differential IOs.

The TPD2EUSB30 and TPD2EUSB30A are offered in space saving DRT (1 mm × 1 mm) package. The TPD4EUSB30 is offered in space saving DQA (2.5 mm × 1.0 mm) package.

The TPD2EUSB30, TPD2EUSB30A, and TPD4EUSB30 are 2 and 4 channel Transient Voltage Suppressor (TVS) based Electrostatic Discharge (ESD) protection diode arrays. The TPDxEUSB30/A devices are rated to dissipate ESD strikes at the maximum level specified in the IEC 61000-4-2 international standard (Contact). These devices also offer 5 A (8/20 µs) peak pulse current ratings per IEC 61000-4-5 (Surge) specification.

The TPD2EUSB30A offers low 4.5-V DC break-down voltage. The low capacitance, low break-down voltage, and low dynamic resistance make the TPD2EUSB30A a superior protection device for high-speed differential IOs.

The TPD2EUSB30 and TPD2EUSB30A are offered in space saving DRT (1 mm × 1 mm) package. The TPD4EUSB30 is offered in space saving DQA (2.5 mm × 1.0 mm) package.

Herunterladen Video mit Transkript ansehen Video

Finden Sie im Bestand auf TI.com ähnliche Produkte

Produkte mit ähnlichen Spezifikationen, sortiert nach Verfügbarkeit im TI.com-Bestand.

Jetzt anzeigen

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 4
Typ Titel Datum
* Data sheet TPDxEUSB30 2-, 4-Channel ESD Protection for Super-Speed USB 3.0 Interface datasheet (Rev. G) PDF | HTML 01 Jun 2021
User guide Reading and Understanding an ESD Protection Data Sheet (Rev. A) PDF | HTML 19 Sep 2023
Application note ESD Packaging and Layout Guide (Rev. B) PDF | HTML 18 Aug 2022
Analog Design Journal Design Considerations for System-Level ESD Circuit Protection 25 Sep 2012

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

ESDEVM — Universelles Evaluierungsmodul für ESD-Diodengehäuse, einschließlich 0402, 0201 und andere

Das Evaluierungsmodul für elektrostatisch empfindliche Bausteine (ESD) ist eine Entwicklungsplattform für die meisten unserer ESD-Produkte. Die Platine wird mit allen herkömmlichen ESD-Footprints geliefert, um eine beliebige Anzahl von Bausteinen zu testen. Bukönnen auf ihre jeweiligen Abmessung (...)
Benutzerhandbuch: PDF | HTML
Simulationsmodell

TPD2EUSB30A IBIS Model

SLVM401.ZIP (2 KB) - IBIS Model
Referenzdesigns

TIDEP0076 — 3D Machine Vision-Referenzdesign auf Basis des AM572x-Prozessors mit DLP® für strukturierte Lichterz

Das TIDEP0076 3D-Design für maschinelles Sehen beschreibt einen integrierten 3D-Scanner, der auf dem Prinzip des strukturierten Lichts basiert. Eine Digitalkamera wird in Verbindung mit einem Sitara™ AM57xx-Prozessor-System-on-Chip (SoC) verwendet, um reflektierte Lichtmuster von einem (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

PMP40496 — Referenzdesign für Aufwärtsladungssystem mit 2 Zellen und 5 V-USB

Dieses Referenzdesign für ein 5-V-USB-Aufwärts-Ladegerät für 2 Zellen enthält ein Ladegerätesystem und einen 2-Zellen-Batteriehalter mit einem Messgerät, das per Kabel angeschlossen werden oder unabhängig arbeiten kann. Zu den wichtigsten Komponenten des Ladesystems gehören der (...)
Test report: PDF
Schaltplan: PDF
Referenzdesigns

TIDEP0046 — Referenzdesign zur Monte-Carlo-Simulation auf dem AM57x mit OpenCL für DSP-Beschleunigung

TI’s high performance ARM® Cortex®-A15 based AM57x processors also integrate C66x DSPs. These DSPs were designed to handle high signal and data processing tasks that are often required by industrial, automotive and financial applications. The AM57x OpenCL implementation makes it easy (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDEP0047 — Stromversorgungs- und Temperaturüberlegungen bei Verwendung des TI-Referenzdesigns mit dem AM57x-Pro

This is a reference design based on the AM57x processor and companion TPS659037 power management integrated circuit (PMIC).  This design specifically highlights important power and thermal design considerations and techniques for systems designed with AM57x and TPS659037.  It includes (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
SOT-9X3 (DRT) 3 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos