GD65232
- シングル チップで、UART と IBM PC/AT 互換機のシリアル ポート コネクタを簡単に接続可能
- TIA/EIA-232-F および ITU v.28 規格の要件に適合またはそれを上回る性能
- 最大 120kbit のデータ レートをサポートする設計
- SN75C185 および SN75185 とピン配置互換
- JESD 22 に従って ESD 性能をテスト済み:HBM:1500V、CDM:500V、MM:200V
GD65232 および GD75232 は、テキサス・インスツルメンツの業界標準の SN75188 および SN75189 バイポーラ クワッド ドライバおよびレシーバからの 3 つのドライバと 5 つのレシーバを組み合わせたものです。ピン配置が SN75C185 のフロースルー設計と一致しているため、部品数と必要な基板面積が削減され、UART と IBM™ PC/AT 互換機のシリアル ポート コネクタを簡単に接続できます。GD65232 および GD75232 のバイポーラ回路と処理により、低コストの堅牢なソリューションを実現できますが、SN75C185 と比較して静止電力が高くなり、外付けの受動部品が必要になります。
GD65232 および GD75232 は、TIA/EIA-232-F および ITU (旧称 CCITT) V.28 規格の要件に準拠しています。これらの規格は、ホスト コンピュータとペリフェラルの間で、最大 20kbit の信号速度でデータを交換するためのものです。これらのデバイスのスイッチング速度は十分に高速であり、より小さい容量性負荷 (より短いケーブル) で最大 120kbit のレートをサポートできます。ケーブルとインターフェイス回路の両端に設計制御を使用しない場合、高い信号速度での相互運用性は期待できません。最大 120kbit の信号速度での相互運用性を実現するには、TIA/EIA-423-B (ITU V.10) および TIA/EIA-422-B (ITU V.11) 規格の使用をお勧めします。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | GD65232、GD75232 複数の RS-232 ドライバとレシーバ データシート (Rev. L 翻訳版) | PDF | HTML | 英語版 (Rev.L) | PDF | HTML | 2024年 8月 21日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DW) | 20 | Ultra Librarian |
TSSOP (PW) | 20 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。