SN74LV1T125

활성

단일 전원 공급, 3상 출력 내장 싱글 버퍼 게이트(능동 고압측 지원)

제품 상세 정보

Technology family LV1T Applications GPIO, I2S, UART Bits (#) 1 Configuration 1 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 0 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) -8 Supply current (max) (µA) 5.5 Features 4.2, 4.64 Input type TTL-Compatible CMOS Output type 3-State, Balanced CMOS Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV1T Applications GPIO, I2S, UART Bits (#) 1 Configuration 1 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 0 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) -8 Supply current (max) (µA) 5.5 Features 4.2, 4.64 Input type TTL-Compatible CMOS Output type 3-State, Balanced CMOS Rating Catalog Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • Single-supply voltage translator at 5V, 3.3V, 2.5V, and 1.8V VCC
  • Operating range of 1.8V to 5.5V
  • Up translation:
    • 1.2V(1) to 1.8V at 1.8V VCC
    • 1.5V(1) to 2.5V at 2.5V VCC
    • 1.8V(1) to 3.3V at 3.3V VCC
    • 3.3V to 5.0V at 5.0V VCC
  • Down translation:
    • 3.3V to 1.8V at 1.8V VCC
    • 3.3V to 2.5V at 2.5V VCC
    • 5.0V to 3.3V at 3.3V VCC
  • Logic output is referenced to VCC
  • Output drive:
    • 8.0mA output drive at 5V
    • 7.0mA output drive at 3.3V
    • 3.0mA output drive at 1.8V
  • Characterized up to 50MHz at 3.3V VCC
  • 5.0V tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Latch-up performance exceeds 250mA per JESD 17
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the VIH/VIL and output drive for lower VCC condition.

  • Single-supply voltage translator at 5V, 3.3V, 2.5V, and 1.8V VCC
  • Operating range of 1.8V to 5.5V
  • Up translation:
    • 1.2V(1) to 1.8V at 1.8V VCC
    • 1.5V(1) to 2.5V at 2.5V VCC
    • 1.8V(1) to 3.3V at 3.3V VCC
    • 3.3V to 5.0V at 5.0V VCC
  • Down translation:
    • 3.3V to 1.8V at 1.8V VCC
    • 3.3V to 2.5V at 2.5V VCC
    • 5.0V to 3.3V at 3.3V VCC
  • Logic output is referenced to VCC
  • Output drive:
    • 8.0mA output drive at 5V
    • 7.0mA output drive at 3.3V
    • 3.0mA output drive at 1.8V
  • Characterized up to 50MHz at 3.3V VCC
  • 5.0V tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Latch-up performance exceeds 250mA per JESD 17
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the VIH/VIL and output drive for lower VCC condition.

The SN74LV1T125 is a single buffer gate with reduced input thresholds to support voltage translation applications.

The SN74LV1T125 is a single buffer gate with reduced input thresholds to support voltage translation applications.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치보다 업그레이드된 기능을 지원하는 드롭인 대체품
SN74LV1T125-Q1 활성 3상 출력 및 액티브 로우 활성화를 지원하는 단일 전원 공급, 단일 버퍼 게이트 Automotive qualified with active-low enable

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
7개 모두 보기
유형 직함 날짜
* Data sheet SN74LV1T125 Single Power Supply Single Buffer Gate with 3-State Output CMOS Logic Level Shifter datasheet (Rev. D) PDF | HTML 2024/03/20
Application note Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators PDF | HTML 2024/07/12
Application note Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024/07/03
Application brief Enabling Modular PLC System Designs with Single-Supply Level Translation PDF | HTML 2024/04/16
Selection guide Voltage Translation Buying Guide (Rev. A) 2021/04/15
Application note Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015/04/30
Application note Selecting the Right Level Translation Solution (Rev. A) 2004/06/22

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

5-8-LOGIC-EVM — 5핀~8핀 DCK, DCT, DCU, DRL 및 DBV 패키지용 일반 논리 평가 모듈

5~8핀 수의 DCK, DCT, DCU, DRL 또는 DBV 패키지가 있는 모든 디바이스를 지원하도록 설계된 유연한 EVM.
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

SN74LV1T125 Behavioral SPICE Model

SCLM183.ZIP (7 KB) - PSpice Model
시뮬레이션 모델

SN74LV1T125 IBIS Model

SCLM109.ZIP (49 KB) - IBIS Model
레퍼런스 디자인

PMP23338 — 전자 계량기 기능을 지원하는 3.6kW, 단상 토템 폴 브리지리스 PFC 레퍼런스 설계

이 레퍼런스 설계는 M-CRPS 전원 공급을 목표로 하는 질화 갈륨(GaN) 기반, 3kW, 단일 위상 CCM(연속 전도 모드) 토템 폴 브리지리스 PFC(역률 보정) 컨버터입니다. 이 설계에는 0.5%의 정확도의 전기 계량기 기능이 포함되어 있어 외부 전력 계량 IC가 필요 없습니다. 이 공급 장치는 16A RMS의 최대 입력 전류와 3.6kW의 피크 전력을 지원하도록 설계되었습니다. 전력계 다음에는 베이비 부스트 컨버터가 있으며, 이를 이용해 벌크 커패시터의 크기를 대폭 줄일 수 있습니다. 일체형 드라이버와 보호 기능을 갖춘 (...)
Test report: PDF
레퍼런스 디자인

TIDA-01333 — ISOW7841을 사용하는 8채널 절연 고전압 아날로그 입력 모듈 레퍼런스 디자인

The TIDA-01333 isolated high voltage analog input module reference design has eight channels supporting both, voltage and current measurement. In addition, 4 channels support common-mode voltages up to ±160V. Isolation of +5V line and the Serial Peripheral Interface  (SPI) (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOT-23 (DBV) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상