제품 상세 정보

Function Zero-delay Operating temperature range (°C) to Rating Catalog
Function Zero-delay Operating temperature range (°C) to Rating Catalog
TSSOP (PW) 14 32 mm² 5 x 6.4
  • Voltage-Controlled Oscillator (VCO) Section:
    • Complete Oscillator Using Only One
      External Bias Resistor (RBIAS)
    • Lock Frequency:
      22 MHz to 50 MHz (VDD = 5 V ±5%,
      TA = -20°C to 75°C, ×1 Output)
      11 MHz to 25 MHz (VDD = 5 V ±5%,
      TA = -20°C to 75°C, ×1/2 Output)
    • Output Frequency...×1 and ×1/2
      Selectable
  • Phase-Frequency Detector (PFD) Section Includes a High-Speed Edge-Triggered Detector With Internal Charge Pump
  • Independent VCO, PFD Power-Down Mode
  • Thin Small-Outline Package (14 terminal)
  • CMOS Technology
  • Typical Applications:
    • Frequency Synthesis
    • Modulation/Demodulation
    • Fractional Frequency Division
  • Application Report Available
  • CMOS Input Logic Level

TLC2932 Phase-Locked-Loop Building Block With Analog Voltage-Controlled Oscillator and Phase Frequency Detector (SLAA011).

  • Voltage-Controlled Oscillator (VCO) Section:
    • Complete Oscillator Using Only One
      External Bias Resistor (RBIAS)
    • Lock Frequency:
      22 MHz to 50 MHz (VDD = 5 V ±5%,
      TA = -20°C to 75°C, ×1 Output)
      11 MHz to 25 MHz (VDD = 5 V ±5%,
      TA = -20°C to 75°C, ×1/2 Output)
    • Output Frequency...×1 and ×1/2
      Selectable
  • Phase-Frequency Detector (PFD) Section Includes a High-Speed Edge-Triggered Detector With Internal Charge Pump
  • Independent VCO, PFD Power-Down Mode
  • Thin Small-Outline Package (14 terminal)
  • CMOS Technology
  • Typical Applications:
    • Frequency Synthesis
    • Modulation/Demodulation
    • Fractional Frequency Division
  • Application Report Available
  • CMOS Input Logic Level

TLC2932 Phase-Locked-Loop Building Block With Analog Voltage-Controlled Oscillator and Phase Frequency Detector (SLAA011).

The TLC2932I is designed for phase-locked-loop (PLL) systems and is composed of a voltage-controlled oscillator (VCO) and an edge-triggered-type phase frequency detector (PFD). The oscillation frequency range of the VCO is set by an external bias resistor (RBIAS). The VCO has a 1/2 frequency divider at the output stage. The high-speed PFD with internal charge pump detects the phase difference between the reference frequency input and signal frequency input from the external counter. Both the VCO and the PFD have inhibit functions, which can be used as a power-down mode. The TLC2932I is suitable for use as a high-performance PLL due to the high speed and stable oscillation capability of the device.

The TLC2932I is designed for phase-locked-loop (PLL) systems and is composed of a voltage-controlled oscillator (VCO) and an edge-triggered-type phase frequency detector (PFD). The oscillation frequency range of the VCO is set by an external bias resistor (RBIAS). The VCO has a 1/2 frequency divider at the output stage. The high-speed PFD with internal charge pump detects the phase difference between the reference frequency input and signal frequency input from the external counter. Both the VCO and the PFD have inhibit functions, which can be used as a power-down mode. The TLC2932I is suitable for use as a high-performance PLL due to the high speed and stable oscillation capability of the device.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기3
유형 직함 날짜
* Data sheet High-Performance Phase-Locked Loop datasheet (Rev. E) 1997/05/12
User guide TLC2932 Evaluation Module Technical Reference (Rev. A) 1997/10/02
Application note TLC2932 PLL Building Block w/ Analog Voltage-Controlled Oscillator (Rev. B) 1997/09/18

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 다운로드
TSSOP (PW) 14 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상