제품 상세 정보

Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) to
Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) to
OMFCBGA (ZDK) 548 529 mm² 23 x 23 OMFCBGA (ZNZ) 548 729 mm² 27 x 27
  • High-Performance Digital Media Processor (TMS320DM642)
    • 2-, 1.67-, 1.39-ns Instruction Cycle Time
    • 500-, 600-, 720-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 4000, 4800, 5760 MIPS
    • Fully Software-Compatible With C64x™
  • VelociTI.2™ Extensions to VelociTI™ Advanced Very-Long-Instruction-Word VLIW) TMS320C64x™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2™ Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-Bit, Dual 16-Bit, or Quad 8-Bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-Bit Multiplies (32-Bit Results) per Clock Cycle or Eight 8 x 8-Bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-Bit Data)
    • 8-Bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2™ Increased Orthogonality
  • L1/L2 Memory Architecture
    • 128K-Bit (16K-Byte) L1P Program Cache (Direct Mapped)
    • 128K-Bit (16K-Byte) L1D Data Cache (2-Way Set-Associative)
    • 2M-Bit (256K-Byte) L2 Unified Mapped RAM/Cache (Flexible RAM/Cache Allocation)
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIF)
    • Glueless Interface to Asynchronous Memories (SRAM and EPROM) and Synchronous Memories (SDRAM, SBSRAM, ZBT SRAM, and FIFO)
    • 1024M-Byte Total Addressable External Memory Space
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 10/100 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Media Independent Interface (MII)
    • 8 Independent Transmit (TX) Channels and 1 Receive (RX) Channel
  • Management Data Input/Output (MDIO)
  • Three Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions and Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • Host-Port Interface (HPI) [32-/16-Bit]
  • 32-Bit/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.2
  • Multichannel Audio Serial Port (McASP)
    • Eight Serial Data Pins
    • Wide Variety of I2S and Similar Bit Stream Format
    • Integrated Digital Audio I/F Transmitter Supports S/PDIF, IEC60958-1, AES-3, CP-430 Formats
  • Inter-Integrated Circuit (I2C) Bus™
  • Two Multichannel Buffered Serial Ports
  • Three 32-Bit General-Purpose Timers
  • Sixteen General-Purpose I/O (GPIO) Pins
  • Flexible PLL Clock Generator
  • IEEE-1149.1 (JTAG) Boundary-Scan-Compatible
  • 548-Pin Ball Grid Array (BGA) Package (GDK and ZDK Suffixes), 0.8-mm Ball Pitch
  • 548-Pin Ball Grid Array (BGA) Package (GNZ and ZNZ Suffixes), 1.0-mm Ball Pitch
  • 0.13-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V I/O, 1.2-V Internal (-500)
  • 3.3-V I/O, 1.4-V Internal (A-500, A-600, -600, -720)

C64x, VelociTI.2, VelociTI, and TMS320C64x are trademarks of Texas Instruments.
All trademarks are the property of their respective owners.
TMS320C6000, and C6000 are trademarks of Texas Instruments.
Windows is a registered trademark of the Microsoft Corporation.

  • High-Performance Digital Media Processor (TMS320DM642)
    • 2-, 1.67-, 1.39-ns Instruction Cycle Time
    • 500-, 600-, 720-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 4000, 4800, 5760 MIPS
    • Fully Software-Compatible With C64x™
  • VelociTI.2™ Extensions to VelociTI™ Advanced Very-Long-Instruction-Word VLIW) TMS320C64x™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2™ Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-Bit, Dual 16-Bit, or Quad 8-Bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-Bit Multiplies (32-Bit Results) per Clock Cycle or Eight 8 x 8-Bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-Bit Data)
    • 8-Bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2™ Increased Orthogonality
  • L1/L2 Memory Architecture
    • 128K-Bit (16K-Byte) L1P Program Cache (Direct Mapped)
    • 128K-Bit (16K-Byte) L1D Data Cache (2-Way Set-Associative)
    • 2M-Bit (256K-Byte) L2 Unified Mapped RAM/Cache (Flexible RAM/Cache Allocation)
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIF)
    • Glueless Interface to Asynchronous Memories (SRAM and EPROM) and Synchronous Memories (SDRAM, SBSRAM, ZBT SRAM, and FIFO)
    • 1024M-Byte Total Addressable External Memory Space
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 10/100 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Media Independent Interface (MII)
    • 8 Independent Transmit (TX) Channels and 1 Receive (RX) Channel
  • Management Data Input/Output (MDIO)
  • Three Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions and Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • Host-Port Interface (HPI) [32-/16-Bit]
  • 32-Bit/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.2
  • Multichannel Audio Serial Port (McASP)
    • Eight Serial Data Pins
    • Wide Variety of I2S and Similar Bit Stream Format
    • Integrated Digital Audio I/F Transmitter Supports S/PDIF, IEC60958-1, AES-3, CP-430 Formats
  • Inter-Integrated Circuit (I2C) Bus™
  • Two Multichannel Buffered Serial Ports
  • Three 32-Bit General-Purpose Timers
  • Sixteen General-Purpose I/O (GPIO) Pins
  • Flexible PLL Clock Generator
  • IEEE-1149.1 (JTAG) Boundary-Scan-Compatible
  • 548-Pin Ball Grid Array (BGA) Package (GDK and ZDK Suffixes), 0.8-mm Ball Pitch
  • 548-Pin Ball Grid Array (BGA) Package (GNZ and ZNZ Suffixes), 1.0-mm Ball Pitch
  • 0.13-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V I/O, 1.2-V Internal (-500)
  • 3.3-V I/O, 1.4-V Internal (A-500, A-600, -600, -720)

C64x, VelociTI.2, VelociTI, and TMS320C64x are trademarks of Texas Instruments.
All trademarks are the property of their respective owners.
TMS320C6000, and C6000 are trademarks of Texas Instruments.
Windows is a registered trademark of the Microsoft Corporation.

The TMS320C64x™ DSPs (including the TMS320DM642 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The TMS320DM642 (DM642) device is based on the second-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture (VelociTI.2™) developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x™ is a code-compatible member of the C6000™ DSP platform.

With performance of up to 5760 million instructions per second (MIPS) at a clock rate of 720 MHz, the DM642 device offers cost-effective solutions to high-performance DSP programming challenges. The DM642 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x™ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units-two multipliers for a 32-bit result and six arithmetic logic units (ALUs)- with VelociTI.2™ extensions. The VelociTI.2™ extensions in the eight functional units include new instructions to accelerate the performance in video and imaging applications and extend the parallelism of the VelociTI™ architecture. The DM642 can produce four 16-bit multiply-accumulates (MACs) per cycle for a total of 2880 million MACs per second (MMACS), or eight 8-bit MACs per cycle for a total of 5760 MMACS. The DM642 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000™ DSP platform devices.

The DM642 uses a two-level cache-based architecture and has a powerful and diverse set of peripherals. The Level 1 program cache (L1P) is a 128-Kbit direct mapped cache and the Level 1 data cache (L1D) is a 128-Kbit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of an 2-Mbit memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two. The peripheral set includes: three configurable video ports; a 10/100 Mb/s Ethernet MAC (EMAC); a management data input/output (MDIO) module; a VCXO interpolated control port (VIC); one multichannel buffered audio serial port (McASP0); an inter-integrated circuit (I2C) Bus module; two multichannel buffered serial ports (McBSPs); three 32-bit general-purpose timers; a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a peripheral component interconnect (PCI); a 16-pin general-purpose input/output port (GP0) with programmable interrupt/event generation modes; and a 64-bit glueless external memory interface (EMIFA), which is capable of interfacing to synchronous and asynchronous memories and peripherals.

The DM642 device has three configurable video port peripherals (VP0, VP1, and VP2). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The DM642 video port peripherals support multiple resolutions and video standards (e. g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

These three video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels - A and B with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the Video Port peripherals, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The McASP0 port supports one transmit and one receive clock zone, with eight serial data pins which can be individually allocated to any of the two zones. The serial port supports time-division multiplexing on each pin from 2 to 32 time slots. The DM642 has sufficient bandwidth to support all 8 serial data pins transmitting a 192-kHz stereo signal. Serial data in each zone may be transmitted and received on multiple serial data pins simultaneously and formatted in a multitude of variations on the Philips Inter-IC Sound (I2S) format.

In addition, the McASP0 transmitter may be programmed to output multiple S/PDIF, IEC60958, AES-3, CP-430 encoded data channels simultaneously, with a single RAM containing the full implementation of user data and channel status fields.

McASP0 also provides extensive error-checking and recovery features, such as the bad clock detection circuit for each high-frequency master clock which verifies that the master clock is within a programmed frequency range.

The VXCO interpolated control port (VIC) provides digital-to-analog conversion with resolution from 9-bits to up to 16-bits. The output of the VIC is a single bit interpolated D/A output. For more details on the VIC port, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The ethernet media access controller (EMAC) provides an efficient interface between the DM642 DSP core processor and the network. The DM642 EMAC support both 10Base-T and 100Base-TX, or 10 Mbits/second (Mbps) and 100 Mbps in either half- or full-duplex, with hardware flow control and quality of service (QOS) support. The DM642 EMAC makes use of a custom interface to the DSP core that allows efficient data transmission and reception. For more details on the EMAC, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system. Once a PHY candidate has been selected by the DSP, the MDIO module transparently monitors its link state by reading the PHY status register. Link change events are stored in the MDIO module and can optionally interrupt the DSP, allowing the DSP to poll the link status of the device without continuously performing costly MDIO accesses. For more details on the MDIO, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The I2C0 port on the TMS320DM642 allows the DSP to easily control peripheral devices, boot from a serial EEPROM, and communicate with a host processor. In addition, the standard multichannel buffered serial port (McBSP) may be used to communicate with serial peripheral interface (SPI) mode peripheral devices.

The TMS320C64x™ DSPs (including the TMS320DM642 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The TMS320DM642 (DM642) device is based on the second-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture (VelociTI.2™) developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x™ is a code-compatible member of the C6000™ DSP platform.

With performance of up to 5760 million instructions per second (MIPS) at a clock rate of 720 MHz, the DM642 device offers cost-effective solutions to high-performance DSP programming challenges. The DM642 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x™ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units-two multipliers for a 32-bit result and six arithmetic logic units (ALUs)- with VelociTI.2™ extensions. The VelociTI.2™ extensions in the eight functional units include new instructions to accelerate the performance in video and imaging applications and extend the parallelism of the VelociTI™ architecture. The DM642 can produce four 16-bit multiply-accumulates (MACs) per cycle for a total of 2880 million MACs per second (MMACS), or eight 8-bit MACs per cycle for a total of 5760 MMACS. The DM642 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000™ DSP platform devices.

The DM642 uses a two-level cache-based architecture and has a powerful and diverse set of peripherals. The Level 1 program cache (L1P) is a 128-Kbit direct mapped cache and the Level 1 data cache (L1D) is a 128-Kbit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of an 2-Mbit memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two. The peripheral set includes: three configurable video ports; a 10/100 Mb/s Ethernet MAC (EMAC); a management data input/output (MDIO) module; a VCXO interpolated control port (VIC); one multichannel buffered audio serial port (McASP0); an inter-integrated circuit (I2C) Bus module; two multichannel buffered serial ports (McBSPs); three 32-bit general-purpose timers; a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a peripheral component interconnect (PCI); a 16-pin general-purpose input/output port (GP0) with programmable interrupt/event generation modes; and a 64-bit glueless external memory interface (EMIFA), which is capable of interfacing to synchronous and asynchronous memories and peripherals.

The DM642 device has three configurable video port peripherals (VP0, VP1, and VP2). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The DM642 video port peripherals support multiple resolutions and video standards (e. g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

These three video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels - A and B with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the Video Port peripherals, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The McASP0 port supports one transmit and one receive clock zone, with eight serial data pins which can be individually allocated to any of the two zones. The serial port supports time-division multiplexing on each pin from 2 to 32 time slots. The DM642 has sufficient bandwidth to support all 8 serial data pins transmitting a 192-kHz stereo signal. Serial data in each zone may be transmitted and received on multiple serial data pins simultaneously and formatted in a multitude of variations on the Philips Inter-IC Sound (I2S) format.

In addition, the McASP0 transmitter may be programmed to output multiple S/PDIF, IEC60958, AES-3, CP-430 encoded data channels simultaneously, with a single RAM containing the full implementation of user data and channel status fields.

McASP0 also provides extensive error-checking and recovery features, such as the bad clock detection circuit for each high-frequency master clock which verifies that the master clock is within a programmed frequency range.

The VXCO interpolated control port (VIC) provides digital-to-analog conversion with resolution from 9-bits to up to 16-bits. The output of the VIC is a single bit interpolated D/A output. For more details on the VIC port, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The ethernet media access controller (EMAC) provides an efficient interface between the DM642 DSP core processor and the network. The DM642 EMAC support both 10Base-T and 100Base-TX, or 10 Mbits/second (Mbps) and 100 Mbps in either half- or full-duplex, with hardware flow control and quality of service (QOS) support. The DM642 EMAC makes use of a custom interface to the DSP core that allows efficient data transmission and reception. For more details on the EMAC, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system. Once a PHY candidate has been selected by the DSP, the MDIO module transparently monitors its link state by reading the PHY status register. Link change events are stored in the MDIO module and can optionally interrupt the DSP, allowing the DSP to poll the link status of the device without continuously performing costly MDIO accesses. For more details on the MDIO, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The I2C0 port on the TMS320DM642 allows the DSP to easily control peripheral devices, boot from a serial EEPROM, and communicate with a host processor. In addition, the standard multichannel buffered serial port (McBSP) may be used to communicate with serial peripheral interface (SPI) mode peripheral devices.

다운로드 스크립트와 함께 비디오 보기 동영상

기타 장치 및 데이터시트

이 데이터 시트는 TMS320DM642TMS320DM642Q 모두에 적용됩니다.

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기91
유형 직함 날짜
* Data sheet TMS320DM642 Video/Imaging Fixed-Point Digital Signal Processor datasheet (Rev. N) 2010/10/12
* Errata TMS320DM642 DSP Silicon Errata, Silicon Revisions 2.0, 1.2, 1.1, 1.0 (Rev. K) 2010/02/04
User guide Emulation and Trace Headers Technical Reference Manual (Rev. I) 2012/08/09
User guide TMS320C64x DSP Video Port/ VCXO Interpolated Control (VIC) Port Reference Guide (Rev. G) 2010/11/12
User guide TMS320C64x/C64x+ DSP CPU and Instruction Set Reference Guide (Rev. J) 2010/07/30
Application note Interfacing a CMOS Sensor to the TMS320DM642 Using Raw Capture Mode (Rev. A) 2010/01/27
User guide TMS320C6000 DSP Peripherals Overview Reference Guide (Rev. Q) 2009/07/02
User guide TMS320C6000 DSP Multi-channel Audio Serial Port (McASP) Reference Guide (Rev. J) 2008/11/20
Application note Migrating from TMS320DM642 to TMS320DM6467 2008/11/17
Application note Migrating from TMS320DM642 to TMS320DM648/DM6437 2008/08/19
Application note TMS320C6000 EMIF-to-External SDRAM Interface (Rev. E) 2007/09/04
Application note Migrating from TMS320DM642 to TMS320DM6437 2007/06/29
Application note Migrating from TMS320DM642/3/1/0 to the TMS320DM648/7 2007/06/07
Application note Thermal Considerations for the DM64xx, DM64x, and C6000 Devices 2007/05/20
User guide TMS320C6000 DSP External Memory Interface (EMIF) Reference Guide (Rev. E) 2007/04/11
Product overview TMS320C6000 DSP TCP/IP Stack Software (Rev. C) 2007/04/04
User guide TMS320C6000 DSP Inter-Integrated Circuit (I2C) Module Reference Guide (Rev. D) 2007/03/26
User guide TMS320C6000 DSP Peripheral Component Interconnect (PCI) Reference Guide (Rev. C) 2007/01/25
User guide TMS320C6000 DSP Multichannel Buffered Serial Port (McBSP) Reference Guide (Rev. G) 2006/12/14
User guide TMS320C6000 DSP Enhanced Direct Memory Access (EDMA) Controller Reference Guide (Rev. C) 2006/11/15
User guide TMS320C64x DSP Two-Level Internal Memory Reference Guide (Rev. C) 2006/02/28
User guide TMS320C6000 DSP Host-Post Interface (HPI) Reference Guide (Rev. C) 2006/01/01
Application note TMS320DM642 Hardware Designer's Resource Guide (Rev. A) 2005/10/25
Application note Migrating from TMS320C64x to TMS320C64x+ (Rev. A) 2005/10/20
Product overview TMS320DM64x Digital Media Processors - Product Bulletin (Rev. C) 2005/08/30
User guide TMS320C6000 DSP Power-Down Logic and Modes Reference Guide (Rev. C) 2005/03/01
Application note TMS320DM64x Power Consumption Summary (Rev. F) 2005/02/18
User guide TMS320C6000 DSP 32-bit Timer Reference Guide (Rev. B) 2005/01/25
Application note Video Scaling Example on the DM642 EVM 2004/09/27
Application note Driver Examples on the DM642 EVM (Rev. A) 2004/08/31
Application note Use and Handling of Semiconductor Packages With ENIG Pad Finishes 2004/08/31
User guide TMS320C6000 Chip Support Library API Reference Guide (Rev. J) 2004/08/13
Application note JPEG Motion on the DM642 EVM (Rev. A) 2004/07/16
Application note JPEG Netcam on the DM642 EVM (Rev. A) 2004/07/16
Application note JPEG Netcam2 on the DM642 EVM (Rev. A) 2004/07/16
Application note JPEG Network on the DM642 EVM (Rev. A) 2004/07/16
Application note The TMS320DM642 Video Port Mini-Driver for TVP5146 and TVP5150 decoder 2004/07/16
Application note High Resolution Video Using the DM642 DSP and the THS8200 Driver (Rev. A) 2004/05/03
Application note Interfacing an LCD Controller to a DM642 Video Port (Rev. B) 2004/05/03
Application note TMS320C6000 Tools: Vector Table and Boot ROM Creation (Rev. D) 2004/04/26
Application note TMS320C6000 Board Design: Considerations for Debug (Rev. C) 2004/04/21
User guide TMS320C6000 DSP EMAC/MDIO Module Reference Guide (Rev. A) 2004/03/26
User guide TMS320C6000 DSP General-Purpose Input/Output (GPIO) Reference Guide (Rev. A) 2004/03/25
Application note TMS320C6000 McBSP Initialization (Rev. C) 2004/03/08
Application note TMS320C6000 EDMA IO Scheduling and Performance 2004/03/05
More literature Video/Imaging Benchmarks (Rev. A) 2004/03/01
Product overview Video Security over IP (VSIP) Development Platform Product Bulletin 2003/11/05
Application note On-Screen-Display Driver Examples For DM642 EVM Demo Software Release Report 2003/10/14
Application note Adapting the SPRA904 Motion Detection Application Report to the DM642 EVM 2003/10/10
Application note An Audio Example Using Reference Frameworks on the DM642 EVM 2003/08/31
Application note Audio Demonstration on the DM642 EVM 2003/08/31
Application note Audio Echo on the DM642 EVM 2003/08/31
Application note H.263 Loop Back on the DM642 EVM 2003/08/31
Application note JPEG Loop Back on the DM642 EVM 2003/08/31
Application note MPEG-2 Encoder on the DM642 EVM 2003/08/31
Application note MPEG-2 High Definition Decoder on the DM642 EVM 2003/08/31
Application note MPEG-2 Loop Back on the DM642 EVM 2003/08/31
Application note The TMS320DM642 Video Port Mini-Driver (Rev. A) 2003/08/14
User guide TMS320C6000 DSP Designing for JTAG Emulation Reference Guide 2003/07/31
Product overview TMS320DM64x Digital Media Development Tools Product Bulletin 2003/07/31
Application note A DSP/BIOS AIC23 Codec Device Driver for the TMS320DM642 EVM 2003/06/30
EVM User's guide TMS320DM642 EVM OSD FPGA User's Guide 2003/06/26
Application note TMS320DM642 EVM Daughtercard Specification Revision 1.0 2003/06/25
User guide TMS320C6000 DSP Cache User's Guide (Rev. A) 2003/05/05
Application note Using IBIS Models for Timing Analysis (Rev. A) 2003/04/15
User guide TMS320DM642 Technical Overview 2002/09/13
Application note TMS320C6000 McBSP Interface to an ST-BUS Device (Rev. B) 2002/06/04
Application note TMS320C6000 HPI to PCI Interfacing Using the PLX PCI9050 (Rev. C) 2002/04/17
Application note TMS320C6000 Board Design for JTAG (Rev. C) 2002/04/02
Application note TMS320C6000 EMIF to External Flash Memory (Rev. A) 2002/02/13
Application note Cache Usage in High-Performance DSP Applications with the TMS320C64x 2001/12/13
Application note Using a TMS320C6000 McBSP for Data Packing (Rev. A) 2001/10/31
Application note TMS320C6000 Enhanced DMA: Example Applications (Rev. A) 2001/10/24
Application note Interfacing theTMS320C6000 EMIFto a PCI Bus Using the AMCC S5933 PCI Controller (Rev. A) 2001/09/30
Application note TMS320C6000 Host Port to MC68360 Interface (Rev. A) 2001/09/30
Application note TMS320C6000 EMIF to External Asynchronous SRAM Interface (Rev. A) 2001/08/31
Application note TMS320C6000 Host Port to the i80960 Microprocessors Interface (Rev. A) 2001/08/31
Application note Using the TMS320C6000 McBSP as a High Speed Communication Port (Rev. A) 2001/08/31
Application note TMS320C6000 System Clock Circuit Example (Rev. A) 2001/08/15
Application note TMS320C6000 McBSP to Voice Band Audio Processor (VBAP) Interface (Rev. A) 2001/07/23
Application note TMS320C6000 McBSP: AC'97 Codec Interface (TLV320AIC27) (Rev. A) 2001/07/10
Application note TMS320C6000 McBSP: Interface to SPI ROM (Rev. C) 2001/06/30
Application note TMS320C6000 Host Port to MPC860 Interface (Rev. A) 2001/06/21
Application note TMS320C6000 McBSP: IOM-2 Interface (Rev. A) 2001/05/21
User guide TMS320C64x Technical Overview (Rev. B) 2001/01/30
Application note Circular Buffering on TMS320C6000 (Rev. A) 2000/09/12
Application note TMS320C6000 McBSP as a TDM Highway (Rev. A) 2000/09/11
Application note TMS320C6000 u-Law and a-Law Companding with Software or the McBSP 2000/02/02
Application note General Guide to Implement Logarithmic and Exponential Operations on Fixed-Point 2000/01/31
Application note TMS320C6000 C Compiler: C Implementation of Intrinsics 1999/12/07
Application note TMS320C6000 McBSP: I2S Interface 1999/09/08

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

디버그 프로브

TMDSEMU200-U — XDS200 USB 디버그 프로브

XDS200은 TI 임베디드 디바이스 디버깅에 사용되는 디버그 프로브(에뮬레이터)입니다. XDS200은 저렴한 XDS110 및 고성능 XDS560v2에 비해 저렴한 비용으로 우수한 성능을 균형 있게 제공합니다. 단일 포드에서 광범위한 표준(IEEE1149.1, IEEE1149.7, SWD)을 지원합니다. 모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 Arm® 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 코어 추적의 경우 XDS560v2 PRO TRACE가 (...)

TI.com에서 구매할 수 없습니다
디버그 프로브

TMDSEMU560V2STM-U — XDS560v2 시스템 추적 USB 디버그 프로브

XDS560v2는 디버그 프로브의 XDS560™ 제품군 중 최고의 성능을 가진 제품으로, 기존의 JTAG 표준(IEEE1149.1)과 cJTAG(IEEE1149.7)를 모두 지원합니다. SWD(직렬 와이어 디버그)는 지원하지 않습니다.

모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 ARM 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 추적의 경우 XDS560v2 PRO TRACE가 필요합니다.

XDS560v2는 MIPI HSPT 60핀 커넥터(TI 14핀, (...)

TI.com에서 구매할 수 없습니다
디버그 프로브

TMDSEMU560V2STM-UE — XDS560v2 시스템 추적 USB 및 이더넷 디버그 프로브

The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7). Note that it does not support serial wire debug (SWD).

All XDS debug probes support Core and System Trace in all ARM and DSP processors that (...)

TI.com에서 구매할 수 없습니다
드라이버 또는 라이브러리

AEC-AER Acoustic echo cancellation/removal for TI C64x+, C674x, C55x and Cortex®-A8 processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415 군사용 등급 C64x 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM320DM642-HIREL 높은 안정성 제품 디지털 미디어 DM642 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6201 고정소수점 디지털 신호 프로세서 TMS320C6202 고정소수점 디지털 신호 프로세서 TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6411 C64x 고정 소수점 DSP - 최대 300MHz, McBSP TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

FAXLIB FAX library (FAXLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415 군사용 등급 C64x 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM320DM642-HIREL 높은 안정성 제품 디지털 미디어 DM642 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6201 고정소수점 디지털 신호 프로세서 TMS320C6202 고정소수점 디지털 신호 프로세서 TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6411 C64x 고정 소수점 DSP - 최대 300MHz, McBSP TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

SPRC090 Download TMS320C6000 Chip Support Library

The Chip Support Library (CSL) provides an application programming interface (API) used for configuring and controlling the DSP on-chip peripherals for ease of use, compatibility between various C6000 devices and hardware abstraction. This will shorten development time by providing standardization (...)
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6411 C64x 고정 소수점 DSP - 최대 300MHz, McBSP TMS320C6412 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, MCASP, I2cC, 이더넷 TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6414T C64x 고정 소수점 DSP - 최대 1GHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6415T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6416T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI, VCP/TCP TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320DM640 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM641 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서
드라이버 또는 라이브러리

SPRC122 C62x/C64x Fast Run-Time Support Library

The C62x/64x FastRTS Library is an optimized, floating-point function library for C programmers using either TMS320C62x or TMS320C64x devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By replacing the current (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 TMS320C6201 고정소수점 디지털 신호 프로세서 TMS320C6202 고정소수점 디지털 신호 프로세서 TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6411 C64x 고정 소수점 DSP - 최대 300MHz, McBSP TMS320C6412 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, MCASP, I2cC, 이더넷 TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6414T C64x 고정 소수점 DSP - 최대 1GHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6415T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6416T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI, VCP/TCP TMS320C6421 C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2, SDRAM TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424 C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2, SDRAM TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6452 C64x+ 고정 소수점 DSP - 최대 900MHz, 1Gbps 이더넷 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6455 C64x+ 고정 소수점 DSP - 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6474 멀티코어 디지털 신호 프로세서 TMS320DM640 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM641 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431 디지털 미디어 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6433 디지털 미디어 프로세서 TMS320DM6435 디지털 미디어 프로세서 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437 디지털 미디어 프로세서 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6443 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6446 DaVinci 디지털 미디어 시스템 온 칩
드라이버 또는 라이브러리

VOLIB Voice library (VoLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415 군사용 등급 C64x 고정 소수점 DSP SM320C6415-EP 향상된 제품 C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SM320DM642-HIREL 높은 안정성 제품 디지털 미디어 DM642 DSP SM32C6416T-EP 향상된 제품 C6416T 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6415 군사용 등급 C64x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6201 고정소수점 디지털 신호 프로세서 TMS320C6202 고정소수점 디지털 신호 프로세서 TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6411 C64x 고정 소수점 DSP - 최대 300MHz, McBSP TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
시뮬레이션 모델

DM642 GDK BSDL Model

SPRM112.ZIP (8 KB) - BSDL Model
시뮬레이션 모델

DM642 GDK/GNZ IBIS Model

SPRM111.ZIP (110 KB) - IBIS Model
시뮬레이션 모델

DM642 GNZ BSDL Model

SPRM113.ZIP (8 KB) - BSDL Model
설계 툴

PROCESSORS-3P-SEARCH — Arm 기반 MPU, arm 기반 MCU 및 DSP 타사 검색 툴

TI는 여러 회사와의 협력을 통해 TI 프로세서를 사용하여 광범위한 소프트웨어, 툴 및 SOM을 제공해서 생산 단계로 가는 속도를 높이고 있습니다. 이 검색 툴을 다운로드하여 타사 솔루션을 빠르게 검색하고 필요에 맞는 올바른 타사를 찾아보세요. 여기에 나열된 소프트웨어, 툴 및 모듈은 텍사스 인스트루먼트가 아닌 독립적인 타사에서 생산 및 관리하고 있습니다.

검색 툴은 다음과 같이 제품 유형별로 분류되어 있습니다.

  • 툴에는 IDE/컴파일러, 디버그 및 추적, 시뮬레이션 및 모델링 소프트웨어, 플래시 프로그래머가 포함되어 있습니다.
  • OS에는 (...)
패키지 다운로드
OMFCBGA (ZDK) 548 옵션 보기
OMFCBGA (ZNZ) 548 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상