전원 관리 선형 및 저손실(LDO) 레귤레이터

TPS51103

활성

노트북 컴퓨터를 위한 전환 회로를 지원하는 통합 LDO

제품 상세 정보

Output options Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 28 Vin (min) (V) 4.5 Vout (max) (V) 3.3 Vout (min) (V) 3.3 Fixed output options (V) 3.3, 5 Iq (typ) (mA) 0.0354 Thermal resistance θJA (°C/W) 80 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 3 Features Enable Accuracy (%) 4 Dropout voltage (Vdo) (typ) (mV) 400 Operating temperature range (°C) -40 to 85
Output options Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 28 Vin (min) (V) 4.5 Vout (max) (V) 3.3 Vout (min) (V) 3.3 Fixed output options (V) 3.3, 5 Iq (typ) (mA) 0.0354 Thermal resistance θJA (°C/W) 80 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 3 Features Enable Accuracy (%) 4 Dropout voltage (Vdo) (typ) (mV) 400 Operating temperature range (°C) -40 to 85
VSON (DRC) 10 9 mm² 3 x 3
  • Wide Input Voltage Range: 4.5 V to 28 V
  • 5-V/3.3-V, 100-mA, LDO Output
  • Glitch Free Switch Over Circuit
  • Always-On 3.3-V, 5-mA LDO Output for RTC
  • 250 kHz Clock Output for Charge Pump
  • Thermal Shutdown (Non-latch)
  • 10Ld QFN (DRC) Package
  • APPLICATIONS
    • Notebook Computers
    • Mobile Digital Consumer Products

  • Wide Input Voltage Range: 4.5 V to 28 V
  • 5-V/3.3-V, 100-mA, LDO Output
  • Glitch Free Switch Over Circuit
  • Always-On 3.3-V, 5-mA LDO Output for RTC
  • 250 kHz Clock Output for Charge Pump
  • Thermal Shutdown (Non-latch)
  • 10Ld QFN (DRC) Package
  • APPLICATIONS
    • Notebook Computers
    • Mobile Digital Consumer Products

The TPS51103 integrates three LDOs. The 5-V and 3.3-V LDOs are both rated at 100 mA and also include a glitch-free switch-over feature allowing for optimized battery life. An additional 3.3-V LDO is designed to provide an always on power output for the real time clock (RTC). The TPS51103 integrates a clock output to use with an external charge pump. The TPS51103 offers an innovative solution for optimizing the complex and multiple power rails typically found in a Notebook Computer. The TPS51103 is available in the 10-pin QFN package and is specified from –40°C to 85°C.

The TPS51103 integrates three LDOs. The 5-V and 3.3-V LDOs are both rated at 100 mA and also include a glitch-free switch-over feature allowing for optimized battery life. An additional 3.3-V LDO is designed to provide an always on power output for the real time clock (RTC). The TPS51103 integrates a clock output to use with an external charge pump. The TPS51103 offers an innovative solution for optimizing the complex and multiple power rails typically found in a Notebook Computer. The TPS51103 is available in the 10-pin QFN package and is specified from –40°C to 85°C.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기4
유형 직함 날짜
* Data sheet Integrated LDO With Switch-Over Circuit datasheet 2008/01/09
Application note LDO Noise Demystified (Rev. B) PDF | HTML 2020/08/18
Application note LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017/08/09
EVM User's guide Using the TPS51103EVM (Rev. A) 2008/09/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

TPS51103 TINA-TI Spice Model

SLUM147.ZIP (19 KB) - TINA-TI Spice Model
시뮬레이션 모델

TPS51103 TINA-TI Transient Reference Design

SLUM146.TSC (185 KB) - TINA-TI Reference Design
시뮬레이션 모델

TPS51103 Unencrypted PSpice Transient Model Package (Rev. A)

SLIM090A.ZIP (1440 KB) - PSpice Model
패키지 다운로드
VSON (DRC) 10 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상