JAJSNX3B February 2024 – October 2025 TCAN1575-Q1 , TCAN1576-Q1
PRODUCTION DATA
TCAN1576-Q1 には、7 ビット アドレッシングを持つ包括的なレジスタ セットがあります。
表 10-1 に、デバイスのレジスタに対するメモリマップト レジスタを示しています。表 10-1 にリストされていないすべてのレジスタ オフセット アドレスは予約領域と見なされます。レジスタの内容は変更しないでください。
| アドレス | 略称 | レジスタ名 | セクション |
|---|---|---|---|
| 0h + 式 | DEVICE_ID_y | デバイス部品番号 | セクション 10.1.1 |
| 8h | REV_ID_MAJOR | メジャー リビジョン | セクション 10.1.2 |
| 9h | REV_ID_MINOR | マイナー リビジョン | セクション 10.1.3 |
| Ah + 式 | SPI_RSVD_x | SPI 予約済みレジスタ | セクション 10.1.4 |
| Fh | Scratch_Pad_SPI | 読み取り / 書き込みテストレジスタ SPI | セクション 10.1.5 |
| 10h | MODE_CNTRL | モード構成 | セクション 10.1.6 |
| 11h | WAKE_PIN_CONFIG | WAKE ピンの構成 | セクション 10.1.7 |
| 12h | PIN_CONFIG | ピン構成 | セクション 10.1.8 |
| 13h | WD_CONFIG_1(1) | ウォッチドッグ構成 1 | セクション 10.1.9 |
| 14h | WD_CONFIG_2(1) | ウォッチドッグ構成 2 | セクション 10.1.10 |
| 15h | WD_INPUT_TRIG(1) | ウォッチドッグ入力トリガ | セクション 10.1.11 |
| 16h | WD_RST_PULSE(1) | リセット出力パルス幅 | セクション 10.1.12 |
| 17h | FSM_CONFIG | フェイルセーフ モード構成 | セクション 10.1.13 |
| 18h | FSM_CNTR | フェイルセーフ モード カウンタ | セクション 10.1.14 |
| 19h | DEVICE_RST | デバイス リセット。 | セクション 10.1.15 |
| 1Ah | DEVICE_CONFIG1 | デバイス構成 | セクション 10.1.16 |
| 1Bh | DEVICE_CONFIG2 | デバイス構成 | セクション 10.1.17 |
| 1Ch | SWE_EN | スリープ ウェーク エラー タイマ イネーブル | セクション 10.1.18 |
| 29h | SDO_CONFIG | SDO が nINT 機能もサポートできるようにします | セクション 10.1.19 |
| 2Dh | WD_QA_CONFIG (1) | Q&A ウォッチドッグ構成 | セクション 10.1.20 |
| 2Eh | WD_QA_ANSWER(1) | Q&A ウォッチドッグ回答 | セクション 10.1.21 |
| 2Fh | WD_QA_QUESTION (1) | Q&A ウォッチドッグ質問 | セクション 10.1.22 |
| 30h | SW_ID1 | 選択的ウェーク ID 1 | セクション 10.1.23 |
| 31h | SW_ID2 | 選択的ウェーク ID 2 | セクション 10.1.24 |
| 32h | SW_ID3 | 選択的ウェーク ID 3 | セクション 10.1.25 |
| 33h | SW_ID4 | 選択的ウェーク ID 4 | セクション 10.1.26 |
| 34h | SW_ID_MASK1 | 選択的ウェーク ID マスク 1 | セクション 10.1.27 |
| 35h | SW_ID_MASK2 | 選択的ウェーク ID マスク 2 | セクション 10.1.28 |
| 36h | SW_ID_MASK3 | 選択的ウェーク ID マスク 3 | セクション 10.1.29 |
| 37h | SW_ID_MASK4 | 選択的ウェーク ID マスク 4 | セクション 10.1.30 |
| 38h | SW_ID_MASK_DLC | ID マスク、DLC、データ マスク イネーブル | セクション 10.1.31 |
| 39h + 式 | DATA_y | CAN データバイト 7 ~ 0 | セクション 10.1.32 |
| 41h + 式 | SW_RSVD_y | SW_RSVD0~SW_RSVD4 | セクション 10.1.33 |
| 44h | SW_CONFIG_1 | CAN および CAN FD DR と動作 | セクション 10.1.34 |
| 45h | SW_CONFIG_2 | フレーム カウンタ | セクション 10.1.35 |
| 46h | SW_CONFIG_3 | フレームカウンタのスレッショルド | セクション 10.1.36 |
| 47h | SW_CONFIG_4 | モード構成 | セクション 10.1.37 |
| 48h + 式 | SW_CONFIG_RSVD_y | SW_CONFIG_RSVD_0~SW_CONFIG_RSVD_2 | セクション 10.1.38 |
| 4Bh | DEVICE_CONFIGx | デバイス構成 | セクション 10.1.39 |
| 50h | INT_GLOBAL | グローバル割り込み | セクション 10.1.40 |
| 51h | INT_1 | 割り込み | セクション 10.1.41 |
| 52h | INT_2 | 割り込み | セクション 10.1.42 |
| 53h | INT_3 | 割り込み | セクション 10.1.43 |
| 54h | INT_CANBUS(1) | CAN バス フォルトの割り込み | セクション 10.1.44 |
| 55h | INT_GLOBAL_ENABLE | INT_GLOBAL の割り込みイネーブル | セクション 10.1.45 |
| 56h | INT_ENABLE_1 | INT_1 の割り込みイネーブル | セクション 10.1.46 |
| 57h | INT_ENABLE_2 | INT_2 の割り込みイネーブル | セクション 10.1.47 |
| 58h | INT_ENABLE_3 | INT_3 の割り込みイネーブル | セクション 10.1.48 |
| 59h | INT_ENABLE_CANBUS(1) | INT_CANBUS の割り込みイネーブル | セクション 10.1.49 |
| 5Ah + 式 | INT_RSVD_y | 割り込み予約済みレジスタ INT_RSVD0 ~ INT_RSVD5 | セクション 10.1.50 |
表の小さなセルに収まるように、複雑なビット アクセス タイプを記号で表記しています。表 10-2 このセクションでアクセス タイプに使用しているコードを示します。
| アクセス タイプ | コード | 説明 |
|---|---|---|
| 読み取りタイプ | ||
| R | R | 読み出し |
| RH | H R |
ハードウェアによってセットまたはクリア 読み取り |
| 書き込みタイプ | ||
| H | H | ハードウェアによる設定またはクリア |
| W | W | 書き込み |
| W1C | 1C W |
1 でクリア 書き込み |
| リセットまたはデフォルト値 | ||
| -n | リセット後の値またはデフォルト値 | |
| レジスタ アレイ変数 | ||
| i、j、k、l、m、n | これらの変数がレジスタ名、オフセット、またはアドレスで使用されている場合、レジスタが反復レジスタ グループの一部であるレジスタ アレイの値を示します。レジスタ グループは階層構造を形成し、アレイは式で表されます。 | |
| y | この変数がレジスタ名、オフセット、またはアドレスで使用されている場合、レジスタ アレイの値を示します。 | |