JAJSF14H March 2016 – June 2025 TPS56C215
PRODUCTION DATA
図 4-1 RNN パッケージ、18 ピン VQFN| ピン | タイプ(1) | 説明 | |
|---|---|---|---|
| 名称 | 番号 | ||
| BOOT | 1 | I | ハイサイド MOSFET のゲート駆動電圧用電源入力です。BOOT と SW の間にブートストラップ コンデンサを接続します。 |
| VIN | 2.11 | P | 制御回路の入力電源ピン。VIN と PGND の間に入力デカップリング コンデンサを接続します。 |
| PGND | 3、4、5、 8、9、10 | G | コントローラ回路および内部回路用のパワー GND 端子です。短い配線で AGND に接続します。 |
| SW | 6、7 | O | スイッチ ノード端子です。出力インダクタをこのピンに接続します。 |
| AGND | 12 | G | 内部アナログ回路のグランド。AGND を PGNDプレーンに短い配線で接続します。 |
| FB | 13 | I | コンバータの帰還入力。出力電圧と AGND 間の分圧抵抗回路の中点に接続します。 |
| SS | 14 | O | ソフト スタート時間選択ピン。外付けコンデンサを接続するとソフト スタート時間が設定され、外部コンデンサを接続しない場合は、1ms でコンバータが起動します。 |
| EN | 15 | I | イネーブル入力制御ピンを開放状態にするとコンバータが有効化されます。このピンは、VIN と EN の間にある分圧抵抗の中点に接続することで、入力 UVLO の調整にも使用できます。 |
| PGOOD | 16 | O | オープンドレインのパワー グッド インジケータであり、出力電圧が PGOOD スレッショルドを外れた場合、過電圧、デバイスがサーマルシャットダウン、EN シャットダウン、またはソフト スタート中は Low になります。 |
| VREG5 | 17 | I/O | 4.7V 内部 LDO出力であり、5V 外部入力で駆動することもできます。このピンは、内部回路およびゲート ドライバに電圧を供給します。4.7μF コンデンサを使用して、このピンをバイパスしてください。 |
| モード | 18 | I | スイッチング周波数、電流制限選択、軽負荷動作モードの選択用のピンです。このピンは VREG5 と AGND 間の分圧抵抗に接続し、表 6-3に示す各種モードオプションを選択します。 |