ホーム ロジックと電圧変換 フリップ・フロップ、ラッチ、レジスタ シフト・レジスタ

CD54ACT164

アクティブ

8 ビット、シリアル入力 / パラレル出力、シフト・レジスタ

製品詳細

Configuration Serial-in, Parallel-out Bits (#) 8 Technology family ACT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL-Compatible CMOS Output type Push-Pull Clock frequency (MHz) 75 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (µA) 160 Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Military
Configuration Serial-in, Parallel-out Bits (#) 8 Technology family ACT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL-Compatible CMOS Output type Push-Pull Clock frequency (MHz) 75 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (µA) 160 Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Military
CDIP (J) 14 130.4652 mm² 19.56 x 6.67
  • バッファ付き入力
  • 伝搬遅延時間 (標準値)
    • VCC = 5V、TA = 25℃、CL = 50pF で 6ns
  • SCR ラッチアップ耐性の高い CMOS プロセスと回路設計
  • 消費電力を大幅に低減した、バイポーラ FAST™/AS/S の速度
  • 平衡化された伝搬遅延
  • AC タイプは 1.5V~5.5V で動作し、バランスのとれたノイズ耐性を電源の 30% で実現します
  • ±24mA 出力駆動電流
    • 15個の FAST™ IC にファンアウト
    • 50Ω 伝送ラインを駆動
  • バッファ付き入力
  • 伝搬遅延時間 (標準値)
    • VCC = 5V、TA = 25℃、CL = 50pF で 6ns
  • SCR ラッチアップ耐性の高い CMOS プロセスと回路設計
  • 消費電力を大幅に低減した、バイポーラ FAST™/AS/S の速度
  • 平衡化された伝搬遅延
  • AC タイプは 1.5V~5.5V で動作し、バランスのとれたノイズ耐性を電源の 30% で実現します
  • ±24mA 出力駆動電流
    • 15個の FAST™ IC にファンアウト
    • 50Ω 伝送ラインを駆動

’AC164 および ’ACT164 は、アドバンスト CMOS ロジック技術を利用した非同期リセット付き 8 ビット シリアル入力 / パラレル出力シフト レジスタです。

’AC164 および ’ACT164 は、アドバンスト CMOS ロジック技術を利用した非同期リセット付き 8 ビット シリアル入力 / パラレル出力シフト レジスタです。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
13 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDx4AC164、CDx4ACT164 8 ビット、シリアル入力 / パラレル出力、シフト レジスタ データシート (Rev. B 翻訳版) PDF | HTML 最新英語版 (Rev.C) PDF | HTML 2023年 12月 12日
アプリケーション・ノート Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート Designing With Logic (Rev. C) 1997年 6月 1日
アプリケーション・ノート Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

パッケージ ピン数 ダウンロード
CDIP (J) 14 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ