DAC5662A
- 12 ビットのデュアル伝送 DAC
- 更新速度:275MSPS
- 単一電源:3V~3.6V
- 広い SFDR:85dBc (5MHz)
- 優れた IMD3 特性:78dBc (15.1MHz および 16.1MHz)
- WCDMA ACLR:70dB (30.72MHz)
- 独立または単一抵抗によるゲイン制御
- デュアル・データまたはインターリーブ・データ
- 1.2V のリファレンスを内蔵
- 低消費電力:330mW
- パワーダウン・モード:15mW
- パッケージ:48 ピン LQFP
DAC5662A は、オンチップの電圧リファレンスを内蔵したモノリシック、デュアル・チャネルの 12 ビット高速デジタル / アナログ・コンバータ (DAC) です。
最高 275MSPS の更新速度で動作し、抜群の動的性能、正確なゲイン、オフセット整合といった特性から、I/Q ベースバンドまたは直接 IF 通信アプリケーションに最適です。
各 DAC には、シングルエンドまたは差動アナログ出力構成に適した高インピーダンスの差動電流出力が備えられています。外部抵抗を使用して、各 DAC のフルスケール出力電流を別々に、または同時にスケーリングすることができます (一般的には 2mA~20mA)。高精度の内蔵電圧リファレンスは温度補償機能を備え、安定した 1.2V の電圧リファレンスを提供します。外部リファレンスも使用できます。
DAC5662A には、クロックとデータ・ラッチが異なる 12 ビットのパラレル入力ポートが 2 つあります。柔軟性を高めるため、インターリーブ・モードで動作する際には 1 ポートで各 DAC への多重化データもサポートされます。
DAC5662A は、50Ω の二重終端負荷を接続した変圧器結合の差動出力用に設計されています。20mA のフルスケール出力電流の場合、インピーダンス比 4:1 (結果として出力 4dBm) とインピーダンス比 1:1 の変圧器 (出力 -2dBm) がサポートされています。
DAC5662A は、48 ピンの薄型クワッド・フラットパック (TQFP) で供給されます。ファミリ製品間にはピン互換性があり、12 ビット (DAC5662A)、14 ビット (DAC5672) の分解能を選択できます。さらに、DAC5662A は DAC2902 および AD9765 デュアル DAC とピン互換です。このデバイスは、-40℃~85℃の工業用温度範囲で動作が規定されています。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DAC5662A デュアル、12 ビット、275MSPS D/A コンバータ データシート (Rev. D 翻訳版) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2022年 1月 15日 |
アプリケーション・ノート | High Speed, Digital-to-Analog Converters Basics (Rev. A) | 2012年 10月 23日 | ||||
アプリケーション・ノート | 高速データ変換 | 英語版 | 2009年 12月 11日 | |||
アプリケーション・ノート | データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす | 2009年 4月 22日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TQFP (PFB) | 48 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。