ホーム インターフェイス LVDS、M-LVDS、PECL の各 IC

DS25MB100

アクティブ

送信プリエンファシス機能と受信イコライゼーション機能搭載、2.5Gbps、2:1/1:2 CML マルチプレクサ / バッファ

製品詳細

Function Mux buffer Protocols CML, LVDS, LVPECL Number of transmitters 1, 2 Number of receivers 1, 2 Supply voltage (V) 3.3 Signaling rate (MBits) 2500 Input signal CML Output signal CML Rating Catalog Operating temperature range (°C) -40 to 85
Function Mux buffer Protocols CML, LVDS, LVPECL Number of transmitters 1, 2 Number of receivers 1, 2 Supply voltage (V) 3.3 Signaling rate (MBits) 2500 Input signal CML Output signal CML Rating Catalog Operating temperature range (°C) -40 to 85
WQFN (NJK) 36 36 mm² 6 x 6
  • 2:1 マルチプレクサおよび1:2 バッファ
  • 0.25 ~ 2.5Gbps の完全差動データ・パス
  • 固定入力イコライズ機能
  • プログラマブルな出力プリエンファシス
  • プリエンファシス独立制御
  • プログラマブルなループバック・モード
  • オンチップ終端
  • ESD 耐圧 人体モデル 6kV
  • + 3.3V 電源
  • 0.45W (typ) の低消費電力
  • リードレスLLP-36 パッケージ
  • 動作温度範囲– 40 °~+ 85 °
  • 2:1 マルチプレクサおよび1:2 バッファ
  • 0.25 ~ 2.5Gbps の完全差動データ・パス
  • 固定入力イコライズ機能
  • プログラマブルな出力プリエンファシス
  • プリエンファシス独立制御
  • プログラマブルなループバック・モード
  • オンチップ終端
  • ESD 耐圧 人体モデル 6kV
  • + 3.3V 電源
  • 0.45W (typ) の低消費電力
  • リードレスLLP-36 パッケージ
  • 動作温度範囲– 40 °~+ 85 °

DS25MB100 は、バックプレーンの冗長ポートやケーブル駆動などの用途向けに開発された、シグナル・コンディショニング( 信号調 整機能) を持つ2:1 マルチプレクサ/ 1:2 ファンアウト・バッファです。シグナル・コンディショニングには、入力のイコライズ機能とプ ログラマブルな出力プリエンファシス機能があり、最大2.5Gbps のFR4 バックプレーンでのデータ通信を可能にします。各入力段に は、基板配線によるISI 歪みを低減する固定イコライザを搭載しています。また、すべての出力ドライバは、4 段階の選択が可能 なプリエンファシス機能を備えており、長いFR4 バックプレーンやケーブル減衰による伝送損失を補償し、ディタミニスティック・ジッ タ( 確定的ジッタ) を低減します。プリエンファシス・レベルはライン側、スイッチ側ドライバのそれぞれで独立に制御できます。ス イッチ側入力からスイッチ側出力には内部ループバック・パスがあり、システムのAt-Speed テストを行うことができます。レシーバ入 力は、すべてチップ内で100Ωの差動終端抵抗により終端されています。ドライバ出力は、すべてVCC への50Ω 内部抵抗により 終端されています。

DS25MB100 は、バックプレーンの冗長ポートやケーブル駆動などの用途向けに開発された、シグナル・コンディショニング( 信号調 整機能) を持つ2:1 マルチプレクサ/ 1:2 ファンアウト・バッファです。シグナル・コンディショニングには、入力のイコライズ機能とプ ログラマブルな出力プリエンファシス機能があり、最大2.5Gbps のFR4 バックプレーンでのデータ通信を可能にします。各入力段に は、基板配線によるISI 歪みを低減する固定イコライザを搭載しています。また、すべての出力ドライバは、4 段階の選択が可能 なプリエンファシス機能を備えており、長いFR4 バックプレーンやケーブル減衰による伝送損失を補償し、ディタミニスティック・ジッ タ( 確定的ジッタ) を低減します。プリエンファシス・レベルはライン側、スイッチ側ドライバのそれぞれで独立に制御できます。ス イッチ側入力からスイッチ側出力には内部ループバック・パスがあり、システムのAt-Speed テストを行うことができます。レシーバ入 力は、すべてチップ内で100Ωの差動終端抵抗により終端されています。ドライバ出力は、すべてVCC への50Ω 内部抵抗により 終端されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DS25MB100 送信プリエンファシス/ 受信イコライジング内蔵、2.5Gbps 2:1/1:2 CML マルチプレクサ/ バッファ データシート (Rev. F 翻訳版) 最新英語版 (Rev.H) PDF | HTML 2009年 2月 24日
アプリケーション・ノート AN-1821 CPRI Repeater System (Rev. A) 2013年 4月 26日
EVM ユーザー ガイド (英語) DS25MB100-EVK Signal Conditioning Mux-Buffer Demo Board User Guide 2012年 2月 20日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
WQFN (NJK) 36 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ