ISO6760L
- ISO6760 with integrated Interlock function
- Designed to support opposite polarity of adjacent channels
- Three sets of paired interlock channels
- Robust isolation barrier:
- High lifetime at 1500 VRMS working voltage
- Up to 5000 VRMS isolation rating
- Up to 10 kV surge capability
- ±130 kV/µs typical CMTI
- Wide supply range: 1.71 V to 1.89 V and 2.25 V to 5.5 V
- Channel output non-inverting (ISO6760L) and inverting (ISO6760LN) options
- 50 Mbps data rate
- 1.71 V to 5.5 V level translation
- Wide temperature range: –40°C to 125°C
- 1.4 mA per channel typical at 1 Mbps
- Robust electromagnetic compatibility (EMC)
- System-level ESD, EFT, and surge immunity
- Low emissions
- Wide-SOIC (DW-16) Package
- Safety-Related Certifications (pending):
- DIN VDE V 0884-11:2017-01
- UL 1577 component recognition program
- IEC 62368-1, IEC 61010-1, IEC 60601-1 and GB 4943.1-2011 certifications
The ISO6760L and ISO6760LN devices are high-performance, six-channel digital isolators with integrated interlock function for applications requiring up to 5000 VRMS isolation ratings per UL 1577. These devices are also certified by VDE, TUV, CSA, and CQC.
The ISO6760L family of devices integrate a series of logic gates to provide hardware interlock functionality for adjacent channels. The interlock feature ensures that each channel, in a channel pairing, will not be enabled at the same time. If both channels in the pairing share the same input logic, the output logic will always be low. The ISO6760L family of devices have all six channels in the same direction and provide high electromagnetic immunity and low emissions at low power consumption, while isolating CMOS or LVCMOS digital I/Os. Each isolation channel has a logic input and output buffer separated by TIs double capacitive silicon dioxide (SiO2) insulation barrier.
Used in conjunction with intelligent power modules (IPMs), the interlock feature in these devices help prevent shoot through current between the high side and low side gate driver during turn on and turn off events. Six channels, including three pairings of interlock circuitry, are integrated in a 16-pin SOIC wide-body (DW) package with space savings greater than 50% compared to optocoupler solutions. Through innovative chip design and layout techniques, the electromagnetic compatibility of the ISO6760L devices has been significantly enhanced to ease system-level ESD, EFT, surge, and emissions compliance.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ISO6760L Six-Channel Reinforced Digital Isolators with Integrated Interlock and Robust EMC データシート | PDF | HTML | 2021年 8月 23日 | ||
証明書 | TUV Certificate for Isolation Devices (Rev. K) | 2022年 8月 5日 | ||||
証明書 | UL Certificate of Compliance File E181974 Vol 4 Sec 6 (Rev. P) | 2022年 8月 5日 | ||||
証明書 | VDE Certificate for Reinforced Isolation for DIN EN IEC 60747-17 (Rev. R) | 2022年 7月 12日 | ||||
機能安全情報 | ISO6760L/ISO6760L-Q1 Functional Safety FIT Rate, FMD and Pin FMA | PDF | HTML | 2022年 3月 10日 | |||
技術記事 | How to select the right digital isolator for your design | 2020年 10月 21日 | ||||
技術記事 | Why signal isolation matters in 48-V HEV/EV systems | 2019年 11月 20日 | ||||
技術記事 | Staying on budget: How digital isolators are transforming field transmitters | 2019年 5月 24日 | ||||
技術記事 | What are isolated digital inputs? | 2019年 3月 8日 |
設計および開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。
DIGI-ISO-EVM — Universal digital isolator evaluation module
DIGI-ISO-EVM は、以下の 5 種類のパッケージのいずれかに封止されている、TI のシングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、または 6 チャネル・デジタル・アイソレータ・デバイスの評価に使用できる評価基板です。8 ピン NB SOIC (D)、8 ピン WB SOIC (DWV)、16 ピン WB SOIC (DW)、16 ピン ultra WB (超幅広) SOIC (DWW)、16 ピン QSOP (DBQ) の各パッケージ。この EVM (評価基板) は十分な数の Berg (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
SOIC (DW) | 16 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。