この製品には新バージョンがあります

open-in-new 製品の比較
比較対象デバイスにアップグレード機能を搭載した、ドロップ・イン代替製品。
ISO7710-Q1 アクティブ 車載、信頼性の高い EMC 特性、シングルチャネル、強化絶縁型デジタル・アイソレータ Pin-to-pin upgrade with higher isolation, stronger CMTI, wider supply range and better immunity

製品詳細

Integrated isolated power No Number of channels (#) 1 Forward/reverse channels 1 forward / 0 reverse Isolation rating (Vrms) 2500 Data rate (Max) (Mbps) 100 Rating Automotive Surge voltage capability (Vpk) 4000 Current consumption per channel (DC) (Typ) (mA) 4.3 Operating temperature range (C) -40 to 125 Default output High Supply voltage (Max) (V) 5 Supply voltage (Min) (V) 3 Propagation delay (Typ) (ns) 19
Integrated isolated power No Number of channels (#) 1 Forward/reverse channels 1 forward / 0 reverse Isolation rating (Vrms) 2500 Data rate (Max) (Mbps) 100 Rating Automotive Surge voltage capability (Vpk) 4000 Current consumption per channel (DC) (Typ) (mA) 4.3 Operating temperature range (C) -40 to 125 Default output High Supply voltage (Max) (V) 5 Supply voltage (Min) (V) 3 Propagation delay (Typ) (ns) 19
SOIC (D) 8 19 mm² 4.9 x 3.9
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1:
      –40ºC to 125ºC Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C5
  • 4000-V(peak) Isolation
    • UL 1577, IEC 60747-5-2 (VDE 0884, Rev 2), IEC 61010-1
    • 50-kV/s Transient Immunity (Typ)
  • Signaling Rate 0 Mbps to 100 Mbps
    • Low Propagation Delay
    • Low Pulse Skew
      (Pulse-Width Distortion)
  • Low-Power Sleep Mode
  • High Electromagnetic Immunity
  • Low Input Current Requirement
  • Failsafe Output
  • Drop-In Replacement for Most Optical and Magnetic Isolators

(1) The signaling rate of a line is the number of voltage transitions that occur per second, expressed in the units bps (bits per second).

  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1:
      –40ºC to 125ºC Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C5
  • 4000-V(peak) Isolation
    • UL 1577, IEC 60747-5-2 (VDE 0884, Rev 2), IEC 61010-1
    • 50-kV/s Transient Immunity (Typ)
  • Signaling Rate 0 Mbps to 100 Mbps
    • Low Propagation Delay
    • Low Pulse Skew
      (Pulse-Width Distortion)
  • Low-Power Sleep Mode
  • High Electromagnetic Immunity
  • Low Input Current Requirement
  • Failsafe Output
  • Drop-In Replacement for Most Optical and Magnetic Isolators

(1) The signaling rate of a line is the number of voltage transitions that occur per second, expressed in the units bps (bits per second).

The ISO72x-Q1 is a digital isolator with a logic input and output buffer separated by a silicon oxide (SiO2) insulation barrier. This barrier provides galvanic isolation of up to 4000 V. Used in conjunction with isolated power supplies, this device prevents noise currents on a data bus or other circuits from entering the local ground and interfering with or damaging sensitive circuitry.

The capacitive isolation barrier conditions, translates to a balanced signal, then differentiates a binary input signal. Across the isolation barrier, a differential comparator receives the logic-transition information, then sets or resets a flip-flop and the output circuit accordingly. A periodic update pulse sent across the barrier ensures the proper dc level of the output. On failure to receive this dc refresh pulse for more than 4 µs, the response of the device is as if the input is or not actively driven, and the failsafe circuit drives the output to a logic-high state.

The symmetry of the dielectric and capacitor within the integrated circuitry provides for close capacitive matching and allows fast transient voltage changes between the input and output grounds without corrupting the output. The small capacitance and resulting time constant provide for fast operation with signaling rates(1) from 0 Mbps (dc) to 100 Mbps.

The device requires two supply voltages of 3.3 V, 5 V, or any combination. All inputs are 5-V tolerant when supplied from a 3.3-V supply, and all outputs are 4-mA CMOS. The device has a TTL input threshold and a noise filter at the input that prevents transient pulses of up to 2 ns in duration from being passed to the output of the device.

The ISO722-Q1 device includes an active-low output enable that, when driven to a high logic level, places the output in a high-impedance state and turns off internal bias circuitry to conserve power.

The ISO72x-Q1 is characterized for operation over the ambient temperature range of –40°C to 125°C.

The ISO72x-Q1 is a digital isolator with a logic input and output buffer separated by a silicon oxide (SiO2) insulation barrier. This barrier provides galvanic isolation of up to 4000 V. Used in conjunction with isolated power supplies, this device prevents noise currents on a data bus or other circuits from entering the local ground and interfering with or damaging sensitive circuitry.

The capacitive isolation barrier conditions, translates to a balanced signal, then differentiates a binary input signal. Across the isolation barrier, a differential comparator receives the logic-transition information, then sets or resets a flip-flop and the output circuit accordingly. A periodic update pulse sent across the barrier ensures the proper dc level of the output. On failure to receive this dc refresh pulse for more than 4 µs, the response of the device is as if the input is or not actively driven, and the failsafe circuit drives the output to a logic-high state.

The symmetry of the dielectric and capacitor within the integrated circuitry provides for close capacitive matching and allows fast transient voltage changes between the input and output grounds without corrupting the output. The small capacitance and resulting time constant provide for fast operation with signaling rates(1) from 0 Mbps (dc) to 100 Mbps.

The device requires two supply voltages of 3.3 V, 5 V, or any combination. All inputs are 5-V tolerant when supplied from a 3.3-V supply, and all outputs are 4-mA CMOS. The device has a TTL input threshold and a noise filter at the input that prevents transient pulses of up to 2 ns in duration from being passed to the output of the device.

The ISO722-Q1 device includes an active-low output enable that, when driven to a high logic level, places the output in a high-impedance state and turns off internal bias circuitry to conserve power.

The ISO72x-Q1 is characterized for operation over the ambient temperature range of –40°C to 125°C.

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
13 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート 3.3-V / 5-V High-Speed Digital Isolator データシート (Rev. C) 2013年 7月 25日
証明書 UL Certificate of Compliance File E181974 Vol 3 Sec 1 2022年 8月 8日
アプリケーション・ノート Digital Isolator Design Guide (Rev. F) PDF | HTML 2022年 7月 26日
ホワイト・ペーパー Improve Your System Performance by Replacing Optocouplers with Digital Isolators (Rev. B) PDF | HTML 2022年 7月 26日
ホワイト・ペーパー MSP430 Motion Detector using integrated Smart Analog Combo 2021年 11月 16日
ホワイト・ペーパー Distance Through Insulation: Digital Isolators Satisfy Certification Requirement PDF | HTML 2021年 6月 11日
アプリケーション・ノート How to Replace Optocouplers with Digital Isolators in Standard Interface Circuit (Rev. A) PDF | HTML 2021年 5月 19日
EVM ユーザー ガイド (英語) Universal Digital Isolator Evaluation Module PDF | HTML 2021年 3月 4日
技術記事 How to select the right digital isolator for your design 2020年 10月 21日
技術記事 Why signal isolation matters in 48-V HEV/EV systems 2019年 11月 20日
技術記事 Staying on budget: How digital isolators are transforming field transmitters 2019年 5月 24日
技術記事 What are isolated digital inputs? 2019年 3月 8日
アプリケーション・ノート Considerations for Selecting Digital Isolators 2018年 7月 24日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DIGI-ISO-EVM — Universal digital isolator evaluation module

DIGI-ISO-EVM は、以下の 5 種類のパッケージのいずれかに封止されている、TI のシングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、または 6 チャネル・デジタル・アイソレータ・デバイスの評価に使用できる評価基板です。8 ピン NB SOIC (D)、8 ピン WB SOIC (DWV)、16 ピン WB SOIC (DW)、16 ピン ultra WB (超幅広) SOIC (DWW)、16 ピン QSOP (DBQ) の各パッケージ。この EVM (評価基板) は十分な数の Berg (...)

TI.com で取り扱いなし
シミュレーション・モデル

ISO72x IBIS Model (Rev. A)

SLLC282A.ZIP (15 KB) - IBIS Model
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ