ホーム インターフェイス LVDS、M-LVDS、PECL の各 IC

SN65LVDS9638

アクティブ

1500Mbps LVDS デュアル、高速差動ドライバ

製品詳細

Function Driver Protocols LVDS Number of transmitters 2 Number of receivers 0 Supply voltage (V) 3.3 Signaling rate (MBits) 400 Input signal LVTTL Output signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
Function Driver Protocols LVDS Number of transmitters 2 Number of receivers 0 Supply voltage (V) 3.3 Signaling rate (MBits) 400 Input signal LVTTL Output signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
HVSSOP (DGN) 8 14.7 mm² 3 x 4.9 SOIC (D) 8 29.4 mm² 4.9 x 6 VSSOP (DGK) 8 14.7 mm² 3 x 4.9
  • ANSI TIA/EIA-644 標準の要件を満たす、または超える性能
  • 低電圧差動信号処理で、標準出力電圧は 350mV、負荷は 100Ω です
  • 出力電圧の立ち上がり / 立ち下がり時間の標準値は 500ps (400Mbps) です
  • 伝搬遅延時間の標準値は 1.7ns です
  • 単一の 3.3V 電源で動作
  • ドライバごとに 200MHz で標準 25mW の消費電力
  • ディセーブル時、または V CC = 0 の場合、ドライバは高インピーダンス
  • 8kV を超えるバス端子 ESD 保護
  • 低電圧 TTL (LVTTL) ロジック入力レベル
  • AM26LS31、MC3487、および µA9638 とピン互換
  • 冗長性を必要とする宇宙および高信頼性アプリケーション用のコールド・スペアリング
  • ANSI TIA/EIA-644 標準の要件を満たす、または超える性能
  • 低電圧差動信号処理で、標準出力電圧は 350mV、負荷は 100Ω です
  • 出力電圧の立ち上がり / 立ち下がり時間の標準値は 500ps (400Mbps) です
  • 伝搬遅延時間の標準値は 1.7ns です
  • 単一の 3.3V 電源で動作
  • ドライバごとに 200MHz で標準 25mW の消費電力
  • ディセーブル時、または V CC = 0 の場合、ドライバは高インピーダンス
  • 8kV を超えるバス端子 ESD 保護
  • 低電圧 TTL (LVTTL) ロジック入力レベル
  • AM26LS31、MC3487、および µA9638 とピン互換
  • 冗長性を必要とする宇宙および高信頼性アプリケーション用のコールド・スペアリング

SN55LVDS31、SN65LVDS31、SN65LVDS3487、SN65LVDS9638 デバイスは差動ライン・ドライバで、低電圧差動信号 (LVDS) の電気的特性を実装しています。この信号方式により、出力電圧レベルが 5V の差動標準レベル (TIA/EIA-422B など) まで低下することで、消費電力が低減し、スイッチング速度が向上し、3.3V 電源レールでの動作が可能になります。4 つの電流モード・ドライバのいずれも、イネーブル時に 100Ω の負荷に対して 247mV の最小差動出力電圧振幅を供給します。

SN55LVDS31、SN65LVDS31、SN65LVDS3487、SN65LVDS9638 デバイスは差動ライン・ドライバで、低電圧差動信号 (LVDS) の電気的特性を実装しています。この信号方式により、出力電圧レベルが 5V の差動標準レベル (TIA/EIA-422B など) まで低下することで、消費電力が低減し、スイッチング速度が向上し、3.3V 電源レールでの動作が可能になります。4 つの電流モード・ドライバのいずれも、イネーブル時に 100Ω の負荷に対して 247mV の最小差動出力電圧振幅を供給します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SNx5LVDSxx 高速差動ライン・ドライバ データシート (Rev. N 翻訳版) PDF | HTML 英語版 (Rev.N) PDF | HTML 2023年 3月 23日
アプリケーション概要 LVDS to Improve EMC in Motor Drives 2018年 9月 27日
アプリケーション概要 How Far, How Fast Can You Operate LVDS Drivers and Receivers? 2018年 8月 3日
アプリケーション概要 How to Terminate LVDS Connections with DC and AC Coupling 2018年 5月 16日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

SN65LVDS9638 IBIS Model (Rev. A)

SLLC019A.ZIP (6 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
HVSSOP (DGN) 8 オプションの表示
SOIC (D) 8 オプションの表示
VSSOP (DGK) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ