製品詳細

Number of ADC channels 2 Number of DAC channels (#) 2 Digital audio interface L, R, I2S, TDM, DSP Analog inputs 6 Sampling rate (Max) (kHz) 192 Rating Automotive ADC SNR (Typ) (dB) 93 DAC SNR (Typ) (dB) 100
Number of ADC channels 2 Number of DAC channels (#) 2 Digital audio interface L, R, I2S, TDM, DSP Analog inputs 6 Sampling rate (Max) (kHz) 192 Rating Automotive ADC SNR (Typ) (dB) 93 DAC SNR (Typ) (dB) 100
VQFN (RHB) 32 25 mm² 5 x 5
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified with the Following
    Results:
    • Device Temperature Grade 3: –40°C to 85°C
      Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C4B
  • Stereo Audio DAC with 100dB SNR
  • 4.1mW Stereo 48ksps DAC Playback
  • Stereo Audio ADC with 93dB SNR
  • 6.1mW Stereo 48ksps ADC Record
  • PowerTune™
  • Extensive Signal Processing Options
  • Embedded miniDSP
  • Six Single-Ended or Three Fully-Differential
    Analog Inputs
  • Stereo Analog and Digital Microphone Inputs
  • Stereo Headphone Outputs
  • Stereo Line Outputs
  • Very Low-Noise PGA
  • Low Power Analog Bypass Mode
  • Programmable Microphone Bias
  • Programmable PLL
  • Integrated LDO
  • 5 mm × 5 mm 32-pin QFN Package
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified with the Following
    Results:
    • Device Temperature Grade 3: –40°C to 85°C
      Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESD Classification Level C4B
  • Stereo Audio DAC with 100dB SNR
  • 4.1mW Stereo 48ksps DAC Playback
  • Stereo Audio ADC with 93dB SNR
  • 6.1mW Stereo 48ksps ADC Record
  • PowerTune™
  • Extensive Signal Processing Options
  • Embedded miniDSP
  • Six Single-Ended or Three Fully-Differential
    Analog Inputs
  • Stereo Analog and Digital Microphone Inputs
  • Stereo Headphone Outputs
  • Stereo Line Outputs
  • Very Low-Noise PGA
  • Low Power Analog Bypass Mode
  • Programmable Microphone Bias
  • Programmable PLL
  • Integrated LDO
  • 5 mm × 5 mm 32-pin QFN Package

The TLV320AIC3254-Q1 (also called the AIC3254- Q1) is a flexible, low-power, low-voltage stereo audio codec with programmable inputs and outputs, PowerTune capabilities, fully-programmable miniDSP, fixed predefined and parameterizable signal processing blocks, integrated PLL, integrated LDOs and flexible digital interfaces.

The TLV320AIC3254-Q1 features two fully-programmable miniDSP cores that support application-specific algorithms in the record and-or the playback path of the device. The miniDSP cores are fully software controlled. Target algorithms, like active noise cancellation, acoustic echo cancellation or advanced DSP filtering are loaded into the device after power-up.

Extensive register-based control of power, IO channel configuration, gains, effects, pin-multiplexing and clocks allows the device to be precisely targeted to its application. Combined with the advanced PowerTune technology, the device can cover operations from 8kHz mono voice playback to audio stereo 192kHz DAC playback, making it ideal for portable battery-powered audio and telephony applications.

The record path of the TLV320AIC3254-Q1 covers operations from 8kHz mono to 192kHz stereo recording, and contains programmable input channel configurations covering single-ended and differential setups, as well as floating or mixing input signals. It also includes a digitally-controlled stereo microphone preamplifier and integrated microphone bias. Digital signal processing blocks can remove audible noise that may be introduced by mechanical coupling, such as optical zooming in a digital camera.

The playback path offers signal-processing blocks for filtering and effects, and supports flexible mixing of DAC and analog input signals as well as programmable volume controls. The playback path contains two high-power output drivers as well as two fully-differential outputs. The high-power outputs can be configured in multiple ways, including stereo and mono BTL.

The integrated PowerTune technology allows the device to be tuned to an optimum power-performance trade-off. Mobile applications frequently have multiple use cases requiring very low power operation while being used in a mobile environment. When used in a docked environment power consumption typically is less of a concern, while minimizing noise is important. With PowerTune, the TLV320AIC3254-Q1 addresses both cases.

The voltage supply range for the TLV320AIC3254-Q1 for analog is 1.5V\x961.95V, and for digital it is 1.26V\x961.95V. To ease system-level design, LDOs are integrated to generate the appropriate analog or digital supply from input voltages ranging from 1.8V to 3.6V. Digital IO voltages are supported in the range of 1.1V–3.6V.

The required internal clock of the TLV320AIC3254-Q1 can be derived from multiple sources, including the MCLK pin, the BCLK pin, the GPIO pin or the output of the internal PLL, where the input to the PLL again can be derived from the MCLK pin, the BCLK or GPIO pins. Although using the PLL ensures the availability of a suitable clock signal, it is not recommended for the lowest power settings. The PLL is highly programmable and can accept available input clocks in the range of 512kHz to 50MHz.

The device is available in the 5-mm × 5-mm, 32-pin QFN package.

The TLV320AIC3254-Q1 (also called the AIC3254- Q1) is a flexible, low-power, low-voltage stereo audio codec with programmable inputs and outputs, PowerTune capabilities, fully-programmable miniDSP, fixed predefined and parameterizable signal processing blocks, integrated PLL, integrated LDOs and flexible digital interfaces.

The TLV320AIC3254-Q1 features two fully-programmable miniDSP cores that support application-specific algorithms in the record and-or the playback path of the device. The miniDSP cores are fully software controlled. Target algorithms, like active noise cancellation, acoustic echo cancellation or advanced DSP filtering are loaded into the device after power-up.

Extensive register-based control of power, IO channel configuration, gains, effects, pin-multiplexing and clocks allows the device to be precisely targeted to its application. Combined with the advanced PowerTune technology, the device can cover operations from 8kHz mono voice playback to audio stereo 192kHz DAC playback, making it ideal for portable battery-powered audio and telephony applications.

The record path of the TLV320AIC3254-Q1 covers operations from 8kHz mono to 192kHz stereo recording, and contains programmable input channel configurations covering single-ended and differential setups, as well as floating or mixing input signals. It also includes a digitally-controlled stereo microphone preamplifier and integrated microphone bias. Digital signal processing blocks can remove audible noise that may be introduced by mechanical coupling, such as optical zooming in a digital camera.

The playback path offers signal-processing blocks for filtering and effects, and supports flexible mixing of DAC and analog input signals as well as programmable volume controls. The playback path contains two high-power output drivers as well as two fully-differential outputs. The high-power outputs can be configured in multiple ways, including stereo and mono BTL.

The integrated PowerTune technology allows the device to be tuned to an optimum power-performance trade-off. Mobile applications frequently have multiple use cases requiring very low power operation while being used in a mobile environment. When used in a docked environment power consumption typically is less of a concern, while minimizing noise is important. With PowerTune, the TLV320AIC3254-Q1 addresses both cases.

The voltage supply range for the TLV320AIC3254-Q1 for analog is 1.5V\x961.95V, and for digital it is 1.26V\x961.95V. To ease system-level design, LDOs are integrated to generate the appropriate analog or digital supply from input voltages ranging from 1.8V to 3.6V. Digital IO voltages are supported in the range of 1.1V–3.6V.

The required internal clock of the TLV320AIC3254-Q1 can be derived from multiple sources, including the MCLK pin, the BCLK pin, the GPIO pin or the output of the internal PLL, where the input to the PLL again can be derived from the MCLK pin, the BCLK or GPIO pins. Although using the PLL ensures the availability of a suitable clock signal, it is not recommended for the lowest power settings. The PLL is highly programmable and can accept available input clocks in the range of 512kHz to 50MHz.

The device is available in the 5-mm × 5-mm, 32-pin QFN package.

ダウンロード

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと同等の機能で、ピン互換製品。
TLV320AIC3254 アクティブ プログラマブル miniDSP 付き、超低消費電力ステレオ・オーディオ・コーデック Catalog version

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
19 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Ultra Low Power Stereo Audio Codec With Embedded miniDSP . データシート (Rev. A) 2013年 8月 13日
アプリケーション・ノート Out-of-Band Noise Measurement Issues for Audio Codecs (Rev. A) 2019年 12月 31日
アプリケーション・ノート Audio Serial Interface Configurations for Audio Codecs (Rev. A) 2019年 6月 27日
アプリケーション・ノート TLV320AIC32x4 Sleep and Standby Modes (Rev. B) 2014年 1月 31日
アプリケーション・ノート Using the MSP430 Launchpad as a Standalone I2C Host for Audio Products (Rev. A) 2013年 10月 28日
ユーザー・ガイド TLV320AIC3254-Q1 Application Reference Guide (Rev. A) 2013年 8月 7日
アプリケーション・ノート Coefficient RAM Access Mechanisms.. (Rev. D) 2012年 1月 25日
アプリケーション・ノート TLV320AIC32x4 Power Supply Sequencing (Rev. A) 2011年 5月 13日
アプリケーション・ノート Stereo AGC Functionality for the TLV320AIC3254 2010年 10月 20日
アプリケーション・ノート Audio Serial Interface Configurations for Audio Codecs 2010年 9月 22日
Analog Design Journal 2Q 2010 Issue Analog Applications Journal 2010年 5月 6日
Analog Design Journal How digital filters affect analog audio signal levels 2010年 5月 6日
アプリケーション・ノート Design and Configuration Guide for the TLV320AIC3204 & TLV320AIC3254 Audio Codec (Rev. C) 2010年 4月 26日
アプリケーション・ノート Interfacing an I2S Device to an MSP430 Device (Rev. A) 2010年 3月 22日
アプリケーション・ノート Using the AGC,DRC and Beep generator Function in TLV320AIC3204/3254/3100/3110/31 2010年 3月 3日
アプリケーション・ノート Solving Enumeration Errors in USB Audio DAC and CODEC Designs 2009年 10月 30日
アプリケーション・ノート Configuring I2S to Generate BCLK from Codec Devices and WCLK from McBSP Port 2009年 7月 8日
アプリケーション・ノート Using TLV320AIC3x Digital Audio Data Serial Interface w/TDM Support 2006年 7月 5日
アプリケーション・ノート How to Set the TSC/AIC EVM to Record & Playback Audio or Other Sound Through PC 2004年 12月 14日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

TLV320AIC3254EVM-K — TLV320AIC3254 評価基板 (EVM) / USB マザーボード

TLV320AIC3254EVM-K は、TLV320AIC3254 オーディオ・コーデック向けの包括的な評価 / デモ・キットです。このキットは、TLV320AIC3254EVM、および USB-MODEVM インターフェイス・ボードと呼んでいる USB ベースのマザーボードを採用しています。TLV320AIC3254EVM-K のソフトウェアである AIC3254 CS は、直観的で使いやすい強力なツールであり、 TLV320AIC3254 の習得、評価、制御に最適です。このツールは、TLV320AIC3254 を簡単に習得できるよう特別に設計しました。

TI の包括的な PurePath (...)

TI.com で取り扱いなし
シミュレーション・モデル

TLV320AIC3254 IBIS Model (Rev. A) TLV320AIC3254 IBIS Model (Rev. A)

シミュレーション・ツール

PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
計算ツール

Audio CODEC/ADC PLL Calculator Audio CODEC/ADC PLL Calculator

パッケージ ピン数 ダウンロード
VQFN (RHB) 32 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ