SN74LVC2G86

활성

2채널 2입력 1.65V~5.5V XOR(배타적 OR) 게이트

제품 상세 정보

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 Inputs per channel 2 IOL (max) (mA) 32 Input type Standard CMOS IOH (max) (mA) -32 Output type Push-Pull Features Over-voltage tolerant Inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 Inputs per channel 2 IOL (max) (mA) 32 Input type Standard CMOS IOH (max) (mA) -32 Output type Push-Pull Features Over-voltage tolerant Inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 8 2.8125 mm² 2.25 x 1.25 SSOP (DCT) 8 11.8 mm² 2.95 x 4 VSSOP (DCU) 8 6.2 mm² 2 x 3.1
  • Available in the Texas Instruments NanoFree Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 4.7 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce)
    <0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot)
    >2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

  • Available in the Texas Instruments NanoFree Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 4.7 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce)
    <0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot)
    >2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

This dual 2-input exclusive-OR gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC2G86 performs the Boolean function Y = A ⊕ B or Y = AB + AB in positive logic.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

A common application is as a true/complement element. If the input is low, the other input is reproduced in true form at the output. If the input is high, the signal on the other input is reproduced inverted at the output.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

An exclusive-OR gate has many applications, some of which can be represented better by alternative logic symbols.

This dual 2-input exclusive-OR gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC2G86 performs the Boolean function Y = A ⊕ B or Y = AB + AB in positive logic.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

A common application is as a true/complement element. If the input is low, the other input is reproduced in true form at the output. If the input is high, the signal on the other input is reproduced inverted at the output.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

An exclusive-OR gate has many applications, some of which can be represented better by alternative logic symbols.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
SN74AUC2G86 활성 2채널, 2입력, 0.8V~2.7V 고속 XOR(배타적 OR) 게이트 Smaller voltage range (0.8V to 2.7V), shorter average propagation delay (1.7ns)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
28개 모두 보기
유형 직함 날짜
* Data sheet Dual 2-Input Exclusive-OR Gate, SN74LVC2G86 datasheet (Rev. I) 2013/12/10
Application note Implications of Slow or Floating CMOS Inputs (Rev. E) 2021/07/26
Selection guide Little Logic Guide 2018 (Rev. G) 2018/07/06
Selection guide Logic Guide (Rev. AB) 2017/06/12
Application note How to Select Little Logic (Rev. A) 2016/07/26
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015/12/02
User guide LOGIC Pocket Data Book (Rev. B) 2007/01/16
Product overview Design Summary for WCSP Little Logic (Rev. B) 2004/11/04
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004/07/08
Application note Selecting the Right Level Translation Solution (Rev. A) 2004/06/22
User guide Signal Switch Data Book (Rev. A) 2003/11/14
Application note Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003/11/06
User guide LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002/12/18
Application note Texas Instruments Little Logic Application Report 2002/11/01
Application note TI IBIS File Creation, Validation, and Distribution Processes 2002/08/29
More literature Standard Linear & Logic for PCs, Servers & Motherboards 2002/06/13
Application note 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002/05/22
Application note Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002/05/10
More literature STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002/03/27
Application note Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997/12/01
Application note Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997/08/01
Application note CMOS Power Consumption and CPD Calculation (Rev. B) 1997/06/01
Application note LVC Characterization Information 1996/12/01
Application note Input and Output Characteristics of Digital Integrated Circuits 1996/10/01
Application note Live Insertion 1996/10/01
Design guide Low-Voltage Logic (LVC) Designer's Guide 1996/09/01
Application note Understanding Advanced Bus-Interface Products Design Guide 1996/05/01
Selection guide Logic Guide (Rev. AC) PDF | HTML 1994/06/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

5-8-LOGIC-EVM — 5핀~8핀 DCK, DCT, DCU, DRL 및 DBV 패키지용 일반 논리 평가 모듈

5~8핀 수의 DCK, DCT, DCU, DRL 또는 DBV 패키지가 있는 모든 디바이스를 지원하도록 설계된 유연한 EVM.
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

SN74LVC2G86 Behavioral SPICE Model

SCEM609.ZIP (7 KB) - PSpice Model
시뮬레이션 모델

SN74LVC2G86 IBIS Model (Rev. A)

SCEM300A.ZIP (43 KB) - IBIS Model
레퍼런스 디자인

TIDA-00548 — 안전 애플리케이션을 위한 4~20mA 아날로그 입력 모듈 레퍼런스 디자인

TIDA-00548은 기능 안전 PLC(프로그래머블 로직 컨트롤러)의 하위 부품으로 사용할 수 있는 절연 듀얼 채널 4~20mA 아날로그 입력 레퍼런스 설계입니다. 이 레퍼런스 설계는 32비트 고성능 아날로그-디지털 컨버터(ADC)를 사용하여 디지털화된 입력 값을 제공합니다. 락스텝 기술과 내장 자체 테스트(BIST)가 적용된 RM4x 듀얼 코어 ARM® Cortex®-R4 기반 CPU는 선택 가능한 최대 9개의 아날로그 입력 신호 체인 경로의 변환된 값을 비교합니다. 두 개의 개별 부담 저항이 있는 이중 입력 접근 방식을 통해 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01552 — 디지털 출력 모듈을 위한 8채널, 2A 고압측 드라이버 레퍼런스 디자인

PLC와 같은 공장 자동화 애플리케이션을 위한 이 8채널, 병렬, 2A, 고압측, 디지털 출력 레퍼런스 설계는 새로운 텍사스 인스트루먼트 고압측 드라이버 부품(예: TPS27S100)의 진단 기능과 전력 밀도를 보여줍니다. 각 출력은 실시간으로 출력 전류를 개별적으로 측정할 수 있습니다. 이 기능을 통해 작동 중 단선 및 단락을 감지할 수 있습니다. 노후화 또는 조작으로 인한 출력 부하 변경도 발견할 수 있습니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01333 — ISOW7841을 사용하는 8채널 절연 고전압 아날로그 입력 모듈 레퍼런스 디자인

이 TIDA-01333 절연 고전압 아날로그 입력 모듈 레퍼런스 설계에는 전압 및 전류 측정을 모두 지원하는 8개의 채널이 있습니다. 또한 4개 채널은 최대 ± 160V의 동상 전압을 지원합니다. 5V 라인의 절연과 직렬 주변 기기 인터페이스(SPI) 통신은 ISOW7841을 사용하여 단일 칩에서 이루어집니다. 이 설계는 최대 ±12.288V의 입력 전압을 처리할 수 있는 16비트 아날로그-디지털 컨버터(ADC)인 ADS8681을 사용합니다. 따라서 산업 공간에서 표준 입력 전압의 전처리가 필요하지 않습니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00550 — PLC용 듀얼 채널-채널 절연 범용 아날로그 입력 모듈 레퍼런스 디자인

프로그래머블 로직 컨트롤러(PLC)를 위한 이중 채널-채널 절연 범용 아날로그 입력 모듈 레퍼런스 설계인 TIDA-00550은 정밀성과 유연성이 접목된 설계입니다. 센서 트랜스미터와 함께 사용되는 이 레퍼런스 설계는 표준 입력 전압 및 전류는 물론 열전대, RTD 및 4~20mA 루프를 측정할 수 있습니다. 입력 단자가 4개뿐이므로 최소한의 사용 공간과 높은 범용성 및 성능이 동시에 요구되는 애플리케이션에 적합합니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00560 — PLC 모듈을 위한 16채널 상태 LED 드라이버 레퍼런스 디자인

The objective of TIDA-00560 is to demonstrate a multi-channel LED driver as required in PLC I/O modules to indicate the status of several analog, digital input and output channels. Important requirements for low static current, low component count, minimal PCB requirements and an integrated LED (...)
사용 설명서: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00764 — 8채널 절연 고전압 아날로그 입력 모듈 레퍼런스 디자인

이 레퍼런스 설계는 8개 채널을 갖춘 고전압 아날로그 입력 모듈입니다. 각 채널은 전압 및 전류 측정 모두에 사용할 수 있습니다. 이 설계는 최대 ± 12.288V의 입력 전압을 처리할 수 있는 16비트 ADC(아날로그-디지털 컨버터) ADS8681을 사용합니다. 따라서 산업 공간에서 표준 입력 전압을 사전 처리할 필요가 없습니다. 또한 설계의 4개 채널은 최대 ±160V의 CM(공통 모드) 전압을 처리할 수 있습니다. 따라서 사용자가 접지 루프 또는 연결된 입력 간에 흐르는 보상 전류에 대해 걱정할 필요가 없습니다.
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
DSBGA (YZP) 8 Ultra Librarian
SSOP (DCT) 8 Ultra Librarian
VSSOP (DCU) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상