TLK105L
- Low-Power Consumption:
- Single Supply: <205 mW PHY, 275 mW With Center Tap (Typical)
- Dual Supplies: <126 mW PHY, 200 mW With Center Tap (Typical)
- Programmable Power Back Off to Reduce PHY Power up to 20% in Systems With Shorter Cables
- IEEE 1588 SFD Indication Enables Time Stamping by a Controller or Processor
- Low Deterministic Latency Supports IEEE1588 Implementation
- Cable Diagnostics
- Programmable Fast Link Down Modes, <10 µs Reaction Time
- Variable I/O voltage range: 3.3V, 2.5V, 1.8V
- MAC Interface I/O voltage range:
- MII I/O voltage range: 3.3V, 2.5V, 1.8V
- RMII I/O voltage range: 3.3V, 2.5V
- Fixed TX Clock to XI, With Programmable Phase Shift
- Auto-MDIX for 10/100Mbs
- Energy Detection Mode
- MII and RMII Capabilities
- IEEE 802.3u MII
- Error-Free 100Base-T Operation up to 150 Meters Under Typical Conditions
- Error-Free 10Base-T Operation up to 300 Meters Under Typical Conditions
- Serial Management Interface
- IEEE 802.3u Auto-Negotiation and Parallel Detection
- IEEE 802.3u ENDEC, 10Base-T Transceivers and Filters
- IEEE 802.3u PCS, 100Base-TX Transceivers
- Integrated ANSI X3.263 Compliant TP-PMD Physical Sublayer with Adaptive Equalization and Baseline Wander Compensation
- Programmable LED Support Link, Activity
- 10/100Mbs Packet BIST (Built in Self Test)
- HBM ESD Protection on RD± and TD± of 16 kV
- 32-pin VQFN (5 mm) × (5 mm)
The TLK10xL is a single-port Ethernet PHY for 10Base-T and 100Base TX signaling, integrating all the physical-layer functions needed to transmit and receive data on standard twisted-pair cables. The device supports the standard Media Independent Interface (MII) and Reduced Media Independent Interface (RMII) for direct connection to a Media Access Controller (MAC).
The device is designed for power-supply flexibility, and can operate with a single 3.3-V power supply or with combinations of 3.3-V and 1.55-V power supplies for reduced power operation.
The TLK10xL uses mixed-signal processing to perform equalization, data recovery, and error correction to achieve robust operation over CAT 5 twisted-pair wiring. The TLK10xL not only meets the requirements of IEEE 802.3, but maintains high margins in terms of cross-talk and alien noise.
The TLK10xL Ethernet PHY has a special Power Back Off mode to conserve power in systems with relatively short cables. This mode provides the flexibility to reduce system power when the system is not required to drive the standard IEEE 802.3 100-m cable length, or the extended 150m, error-free cable reach of the TLK10xL. For more detail, see application note SLLA328.
기술 문서
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TLK10xL Industrial Temp, Single Port 10/100Mbs Ethernet Physical Layer Transceiver datasheet (Rev. D) | PDF | HTML | 2016/04/27 |
Application note | Selection and specification of crystals for Texas Instruments ethernet physical | 2019/02/06 | ||
EVM User's guide | TLK10xL EVM User Guide | 2014/07/02 | ||
User guide | TLK1xx Software GUI | 2013/08/15 | ||
EVM User's guide | TLK105/6L EVM | 2013/08/12 | ||
Application note | TLK1XX Design & Layout Guide (Rev. A) | 2012/08/15 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ETHERNET-SW — 이더넷 PHY Linux 드라이버 및 툴
USB-2-MDIO 소프트웨어를 사용하면 디버그 및 프로토타이핑 중에 레지스터에 직접 액세스할 수 있습니다. 이 툴은 모든 TI 이더넷 PHY를 지원합니다.
드라이버 지원 활성화
"make menuconfig"로 커널 구성(또는 "make xconfig" 또는 "make nConfig" 사용)
Menuconfig 위치
// 부품 번호 기호와 (...)
USB-2-MDIO — USB-2-MDIO Tool v1.0
The USB-2-MDIO software tool lets Texas Instruments' Ethernet PHYs access the MDIO status and device control registers. The USB-2-MDIO tool includes a LaunchPad™ Development kit for TI's MSP430™ MCUs that is interfaced with a lightweight GUI. The (...)
지원되는 제품 및 하드웨어
제품
이더넷 PHY
하드웨어 개발
평가 보드
개발 키트
소프트웨어
드라이버 또는 라이브러리
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TIDEP0025 — 산업용 통신과 모터 제어용 단일 칩 드라이브
TIDEP0039 — AM437x 통신 개발 플랫폼용 Sercos III 슬레이브 레퍼런스 디자인
TIDEP0035 — HIPERFACE DSL 마스터 인터페이스가 통합된 ARM MPU 레퍼런스 디자인
TIDEP0050 — EnDat 2.2 시스템 레퍼런스 설계
TIDEP0064 — PRU-ICSS를 제공하는 실시간 이더넷 트레이서 레퍼런스 디자인
TIDEP0079 — 시간 트리거 전송이 가능한 Sitara AM57x Gb 이더넷 및 PRU-ICSS의 EtherCAT® 레퍼런스 디자인
TIDEP-0075 — 산업용 통신 게이트웨이 PROFINET IRT - PROFIBUS 마스터 레퍼런스 디자인
TIDEP0074 — IEC61850 GOOSE 포워딩을 위한 패킷 처리 엔진 레퍼런스 디자인
TIDEP0078 — AM572x용 OPC UA 데이터 액세스 서버 레퍼런스 디자인
패키지 | 핀 | 다운로드 |
---|---|---|
VQFN (RHB) | 32 | 옵션 보기 |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치