TPD4E6B06
- IEC 61000-4-2 Level 4
- ±15-kV Contact Discharge
- ±15-kV Air Gap Discharge
- IEC 61000-4-5 (Surge): 3 A (8/20 µs)
- IO Capacitance: 4.8 pF (Typical)
- RDYN: 0.75 Ω (Typical)
- DC Breakdown Voltage: ±6 V (Minimum)
- Ultra Low Leakage Current: 100 nA (Maximum)
- Clamping Voltage: 10 V (Maximum at IPP = 1 A)
- Industrial Temperature Range: –40°C to +125°C
- Space Saving DPW Package (0.8 mm × 0.8 mm)
The TPD4E6B06 is a four channel electrostatic discharge (ESD) protection device in an ultra small DPW package. It is the industry’s smallest 4-channel transient voltage suppressor (TVS) diode with a 0.48-mm pitch. This larger pitch helps save on printed-circuit board (PCB) manufacturing costs. The device provides IEC61000-4-2 compliance up to 15-kV contact discharge. It has an ESD clamp circuit with back-to-back diodes for bipolar-bidirectional signal support. The 4.8-pF (typical) line capacitance is suitable for a wide range of applications supporting data rates up to 700 MHz.
기술 문서
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TPD4E6B06 4-Channel Bidirectional Low Capacitance ESD Protection Device With 15-kV Contact and Ultra-Low Clamping Voltage datasheet (Rev. C) | PDF | HTML | 2017/02/23 |
User guide | Reading and Understanding an ESD Protection Data Sheet (Rev. A) | PDF | HTML | 2023/09/19 | |
Application note | ESD Packaging and Layout Guide (Rev. B) | PDF | HTML | 2022/08/18 | |
Application note | ESD Protection Layout Guide (Rev. A) | PDF | HTML | 2022/04/07 | |
User guide | Generic ESD Evaluation Module User's Guide (Rev. A) | PDF | HTML | 2021/09/27 | |
White paper | Designing USB for short-to-battery tolerance in automotive environments | 2016/02/10 | ||
Analog Design Journal | Design Considerations for System-Level ESD Circuit Protection | 2012/09/25 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ESDEVM — 일반 ESD 평가 모듈
<p>The electrostatic-sensitive device (ESD) evaluation module (EVM) is a development platform for most of our ESD portfolio. The board comes with all traditional ESD footprints in order to test any number of devices. Devices can be soldered onto their respect footprint and then tested.</p>
(...)
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | 다운로드 |
---|---|---|
X2SON (DPW) | 4 | 옵션 보기 |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.