JAJSFT5C October   2018  – September 2023 TMP144

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 UART インターフェイスのタイミング
    7. 6.7 タイミング図
    8. 6.8 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 電源投入
      2. 7.3.2 デジタル温度出力
      3. 7.3.3 タイムアウト機能
    4. 7.4 デバイスの機能モード
      1. 7.4.1 連続変換モード
      2. 7.4.2 シャットダウン・モード
      3. 7.4.3 ワンショット・モード
      4. 7.4.4 拡張温度モード
      5. 7.4.5 温度アラート機能
      6. 7.4.6 割り込み機能
    5. 7.5 SMAART Wire/UART インターフェイス
      1. 7.5.1 通信プロトコル
      2. 7.5.2 グローバル・ソフトウェア・リセット
      3. 7.5.3 グローバル初期化およびアドレス割り当てシーケンス
      4. 7.5.4 グローバル・クリア割り込み
      5. 7.5.5 グローバル読み取り / 書き込み
      6. 7.5.6 個別読み取り / 書き込み
    6. 7.6 レジスタ・マップ
      1. 7.6.1 温度結果レジスタ (P[1:0] = 00) [リセット = 0000h]
      2. 7.6.2 構成レジスタ (P[1:0] = 01) [リセット = 0200h]
      3. 7.6.3 温度下限レジスタ (P[1:0] = 10) [リセット = F600h]
      4. 7.6.4 温度上限レジスタ (P[1:0] = 11) [リセット = 3C00h]
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 パターン長
        2. 8.2.2.2 電圧降下の影響
        3. 8.2.2.3 電源ノイズのフィルタリング
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスのサポート
      1. 9.1.1 デバイス命名規則
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • YBK|4
  • YFF|4
  • YMT|4
サーマルパッド・メカニカル・データ
発注情報

温度アラート機能

TMP144 には温度アラート機能が備わっており、デバイス温度を監視し、その結果を温度制限レジスタに保存されている値と比較して、デバイス温度が設定されたこれらの制限値の範囲内であるかどうかを判定します。図 7-2 に示すように、温度変換の結果が温度上限レジスタの値より大きい場合、構成レジスタの上限フラグ・ビット (FH) が 1 に設定されます。温度変換レジスタの結果が温度下限レジスタの値より小さい場合、構成レジスタの下限フラグ (FL) が 1 に設定されます。フラグ・ビットのクリアは、構成レジスタのラッチ・ビット (LC) の設定によって異なります。
GUID-20200819-CA0I-1LXW-9SF3-9SW51WQFZNMQ-low.gif図 7-2 温度フラグの機能図.

構成レジスタの LC ビットを 1 に設定すると、ホストが構成レジスタに対して読み取りコマンドを発行するまで、フラグ・ビット (FH と FL) の値がラッチされます。デバイスが読み取りコマンドを受信すると、フラグ・ビットは 0 に設定されます。

LC ビットを 0 に設定すると、デバイスが透過モードで動作するように構成されます。この場合、温度変換の結果が温度制限内の場合にのみフラグ・ビット (FH と FL) がクリアされます。