JAJS331U July   2006  – October 2025 ISO7220A , ISO7220B , ISO7220C , ISO7220M , ISO7221A , ISO7221B , ISO7221C , ISO7221M

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電力定格
    6. 5.6  絶縁仕様
    7. 5.7  安全関連認証
    8. 5.8  安全限界値
    9. 5.9  電気的特性 ー 5V VCC1 および VCC2 電源
    10. 5.10 電気的特性ー5V VCC1 および 3.3V VCC2 電源
    11. 5.11 電気的特性ー 3.3V VCC1 および 5V VCC2 電源
    12. 5.12 電気的特性 - 3.3V VCC1 および VCC2 電源
    13. 5.13 電気的特性 - 2.8V VCC1 および VCC2 電源
    14. 5.14 スイッチング特性 - 5V VCC1 および VCC2 電源
    15. 5.15 スイッチング特性ー 5V VCC1 および 3.3V VCC2 電源
    16. 5.16 スイッチング特性ー 3.3V VCC1 および 5V VCC2 電源
    17. 5.17 スイッチング特性 - 3.3V VCC1 および VCC2 電源
    18. 5.18 スイッチング特性ー2.8V VCC1 および VCC2 電源
    19. 5.19 絶縁特性曲線
    20. 5.20 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 絶縁寿命
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 PCB 材料
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 開発サポート
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

電気的特性 - 3.3V VCC1 および VCC2 電源

VCC1 および VCC2 = 3.3V ± 10% (特に記述のない限り、推奨動作条件全体にわたって)(1)
パラメータ テスト条件 最小値 標準値 最大値 単位
ICC1 VCC2 の電源電流 ISO7220x 静止、VI = VCC または 0V、無負荷 0.6 1 mA
ISO7221x 静止、VI = VCC または 0V、無負荷 4.3 9.5
ISO7220A および ISO7220B、1 Mbps、0.5 MHz 入力クロック信号、無負荷 1 2 mA
ISO7221A および ISO7221B、1 Mbps、0.5 MHz 入力クロック信号、無負荷 5 11
ISO7220C および ISO7220M 25Mbps、12.5MHz 入力クロック信号、無負荷 2 4 mA
ISO7221C および ISO7221M 25Mbps、12.5MHz 入力クロック信号、無負荷 6 12
ICC2 VCC2 の電源電流 ISO7220x 静止、VI = VCC または 0V、無負荷 8 18 mA
ISO7221x 静止、VI = VCC または 0V、無負荷 4.3 9.5
ISO7220A および ISO7220B、1 Mbps、0.5 MHz 入力クロック信号、無負荷 9 19 mA
ISO7221A および ISO7221B、1 Mbps、0.5 MHz 入力クロック信号、無負荷 5 11
ISO7220C および ISO7220M 25Mbps、12.5MHz 入力クロック信号、無負荷 10 20 mA
ISO7221C および ISO7221M 25Mbps、12.5MHz 入力クロック信号、無負荷 6 12
VOH High レベル出力電圧 IOH = -4mA、図 6-1 を参照 VCC - 0.4 3 V
IOH = -20μA、図 6-1 を参照 VCC - 0.1 3.3
VOL Low レベル出力電圧 IOL = 4mA、図 6-1 を参照 0.2 0.4
IOL = 20μA、図 6-1 を参照 0 0.1
VI(HYS) 入力電圧ヒステリシス 150 mV
IIH High レベル入力電流 0V または VCC の IN 10 μA
IIL Low レベル入力電流 0V または VCC の IN -10 μA
CI グランドの入力容量 VCC での IN、VI = 0.4 sin (2πft)、f = 2MHz。 1 pF
CMTI 同相過渡耐性 VI = VCC または 0V、図 6-3 を参照 15 40 kV/μs
3.3V 動作の場合、VCC1 または VCC2 は 3V~3.6V の動作が規定されています。