JAJSVL3B November   2024  – October 2025 MSPM0G1518 , MSPM0G1519 , MSPM0G3518 , MSPM0G3519

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. 機能ブロック図
  6. デバイスの比較
    1. 5.1 デバイス比較チャート
  7. ピン構成および機能
    1. 6.1 ピン配置図
    2. 6.2 ピン属性
      1.      11
    3. 6.3 信号の説明
      1.      13
      2.      14
      3.      15
      4.      16
      5.      17
      6.      18
      7.      19
      8.      20
      9.      21
      10.      22
      11.      23
      12.      24
      13.      25
      14.      26
      15.      27
      16.      28
      17.      29
    4. 6.4 未使用ピンの接続
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  推奨動作条件
    4. 7.4  熱に関する情報
    5. 7.5  電源電流特性
      1. 7.5.1 RUN / SLEEP モード
      2. 7.5.2 STOP / STANDBY モード
      3. 7.5.3 SHUTDOWN モード
    6. 7.6  電源シーケンス
      1. 7.6.1 電源ランプ
      2. 7.6.2 POR および BOR
    7. 7.7  フラッシュ メモリの特性
    8. 7.8  タイミング特性
    9. 7.9  クロック仕様
      1. 7.9.1 システム発振器 (SYSOSC)
      2. 7.9.2 低周波数発振器 (LFOSC)
      3. 7.9.3 システム フェーズ ロック ループ (SYSPLL)
      4. 7.9.4 低周波数クリスタル / クロック
      5. 7.9.5 高周波数クリスタル / クロック
    10. 7.10 デジタル IO
      1. 7.10.1 電気的特性
      2. 7.10.2 スイッチング特性
    11. 7.11 アナログ マルチプレクサ VBOOST
    12. 7.12 ADC
      1. 7.12.1 電気的特性
      2. 7.12.2 スイッチング特性
      3. 7.12.3 直線性パラメータ
      4. 7.12.4 代表的な接続図
    13. 7.13 温度センサ
    14. 7.14 VREF
      1. 7.14.1 電圧特性
      2. 7.14.2 電気的特性
    15. 7.15 コンパレータ (COMP)
      1. 7.15.1 コンパレータ電気的特性
    16. 7.16 DAC
      1. 7.16.1 DAC 電源仕様
      2. 7.16.2 DAC 出力仕様
      3. 7.16.3 DAC 動的仕様
      4. 7.16.4 DAC 直線性仕様
      5. 7.16.5 DAC タイミング仕様
    17. 7.17 I2C
      1. 7.17.1 I2C 特性
      2. 7.17.2 I2C フィルタ
      3. 7.17.3 I2C のタイミング図
    18. 7.18 SPI
      1. 7.18.1 SPI
      2. 7.18.2 SPI タイミング図
    19. 7.19 UART
    20. 7.20 TIMx
    21. 7.21 TRNG
      1. 7.21.1 TRNG 電気的特性
      2. 7.21.2 TRNG スイッチング特性
    22. 7.22 エミュレーションおよびデバッグ
      1. 7.22.1 SWD タイミング
  9. 詳細説明
    1. 8.1  機能ブロック図
    2. 8.2  CPU
    3. 8.3  動作モード
      1. 8.3.1 動作モード別の機能 (MSPM0Gx51x)
    4. 8.4  パワー マネージメント ユニット (PMU)
    5. 8.5  クロック モジュール (CKM)
    6. 8.6  DMA
    7. 8.7  イベント
    8. 8.8  メモリ
      1. 8.8.1 メモリ構成
      2. 8.8.2 ペリフェラル ファイル マップ
      3. 8.8.3 ペリフェラルの割り込みベクタ
    9. 8.9  フラッシュ メモリ
    10. 8.10 SRAM
    11. 8.11 GPIO
    12. 8.12 IOMUX
    13. 8.13 ADC
    14. 8.14 温度センサ
    15. 8.15 VREF
    16. 8.16 COMP
    17. 8.17 DAC
    18. 8.18 セキュリティ
    19. 8.19 TRNG
    20. 8.20 AESADV
    21. 8.21 キーストア
    22. 8.22 CRC-P
    23. 8.23 MATHACL
    24. 8.24 UART
    25. 8.25 I2C
    26. 8.26 SPI
    27. 8.27 CAN-FD
    28. 8.28 低周波数サブシステム (LFSS)
    29. 8.29 RTC_B
    30. 8.30 IWDT_B
    31. 8.31 WWDT
    32. 8.32 タイマ (TIMx)
    33. 8.33 デバイスのアナログ接続
    34. 8.34 入力 / 出力の回路図
    35. 8.35 シリアル ワイヤ デバッグ インターフェイス
    36. 8.36 ブート ストラップ ローダ (BSL)
    37. 8.37 デバイス ファクトリ定数
    38. 8.38 識別
  10. アプリケーション、実装、およびレイアウト
    1. 9.1 代表的なアプリケーション
      1. 9.1.1 回路図
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 入門と次のステップ
    2. 10.2 デバイスの命名規則
    3. 10.3 ツールとソフトウェア
    4. 10.4 ドキュメントのサポート
    5. 10.5 サポート・リソース
    6. 10.6 商標
    7. 10.7 静電気放電に関する注意事項
    8. 10.8 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報
    1. 12.1 トレイ情報
    2.     付録:パッケージ・オプション

表 6-14 シリアル ペリフェラル インターフェイス (SPI) 信号の説明
信号
ピン
の種類
説明RHB ピンZaw ピンYCJ ピンRGZ ピンPT ピンPM ピンPN ピンPZ ピン
SPI0_PICOIOSPI0 ペリフェラル入力コントローラ出力信号13189A8C8C9K2K8B2B3B5C3G61114172936111417293614455055713182343581823285373
SPI0_POCIIOSPI0 ペリフェラル出力コントローラ入力信号1114178A7B7E7J1K10A1A3A6D2E41013182838101318283816444956612172842601722335275
SPI0_SCKIOSPI0 シリアル クロック101516A9D8E9J10K1A2A4A5C2D51215192737121519273715465515714192941591924345174
SPI1_PICOIOSPI1 ペリフェラル入力コントローラ出力信号22D7F9G8H1K3C4E5222533222533112136026323955693142497084
SPI1_POCIIOSPI1 ペリフェラル出力コントローラ入力信号2023B9F8G2H7J4J9B4C5E6212431342124313412220599253138455668304148557183
SPI1_SCKIOSPI1 シリアル クロック2124A10G1G7J3J8K4D3D4F62326323523263235101322461273340545770324350697285
SPI2_PICOIOSPI2 ペリフェラル入力コントローラ出力信号D5D952201225
SPI2_POCIIOSPI2 ペリフェラル出力コントローラ入力信号6A5B8C188425310211526
SPI2_SCKIOSPI2 シリアル クロック14B6E7A3181856281333
SPI0_CS0IOSPI0 チップ セレクト 0 信号122268A5A7C1D10G3K3A1C1E5101633810163381127424454101222556475151727707995
SPI0_CS1IOSPI0 チップ セレクト 1 信号16217A6B1E10F2H3J10K4A5B1D4202732429202732429102328435581130415463717616405169788696
SPI0_CS2IOSPI0 チップ セレクト 2 信号11182628B7C7D4E2F3F8H2K8B4B5D2E3F4F5132129404144132129404144181925374849597161731435626773212241553778293
SPI0_CS3IOSPI0 チップ セレクト 3 信号1217225277A3A6B3C4C6D10E1F2J2J9K10A6B1F2G4G516224283942435, 916224283942435, 91722324343639434754611152223844261771721622027448527768692
SPI1_CS0IOSPI1 チップ セレクト 0 信号17306A5C2E10E8F3H10H5K10A6C1E3G3202841468202841468119304258610243037425067781529404752658298
SPI1_CS1IOSPI1 チップ セレクト 1 信号16252731B2D2E1F2F4G10H4J10J2K2A5G2G4G5G62736394243472736394243471417232429315643641515861667172777946516673768186929799
SPI1_CS2IOSPI1 チップ セレクト 2 信号181928C6E2G4G6G9H8K1K7K8B5B6D5F4293037442930374415254763781535434447525965, 732045535457677480, 93
SPI1_CS3IOSPI1 チップ セレクト 3 信号29C7D1F10G5J1J7J9E4F32438452438451622648621634384653607421444856687594
SPI2_CS0IOSPI2 チップ セレクト 0 信号8A7A11010441217
SPI2_CS1IOSPI2 チップ セレクト 1 信号9A8B21111451318
SPI2_CS2IOSPI2 チップ セレクト 2 信号10A9A21212461419
SPI2_CS3IOSPI2 チップ セレクト 3 信号C6471520