JAJSWV3 July   2025 TCA9539A-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 I2C インターフェイス タイミングの要件
    7. 5.7 RESET タイミング要件
    8. 5.8 スイッチング特性
    9. 5.9 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 I/O ポート
      2. 7.3.2 RESET 入力
      3. 7.3.3 割り込み (INT) 出力
    4. 7.4 デバイスの機能モード
      1. 7.4.1 パワーオン リセット
    5. 7.5 プログラミング
      1. 7.5.1 I2C インターフェイス
    6. 7.6 レジスタ マップ
      1. 7.6.1 デバイス アドレス
      2. 7.6.2 制御レジスタとコマンド バイト
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 接合部温度と消費電力の計算
        2. 8.2.2.2 I/O で LED を制御する場合の ICC 最小化
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

ピン構成および機能

図 4-1 PW パッケージ、24 ピン TSSOP (上面図)
表 4-1 ピンの機能
ピン タイプ 説明
番号 名称
1 INT O 割り込みオープンドレイン出力。プルアップ抵抗を経由して VCC に接続します
2 A1 I アドレス入力。VCC またはグランドに直接接続します
3 RESET I アクティブ Low のリセット入力。アクティブな接続が使用されていない場合は、プルアップ抵抗を経由して VCC に接続します
4 P00 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P00 は入力として構成されます
5 P01 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P01 は入力として構成されます
6 P02 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P02 は入力として構成されます
7 P03 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P03 は入力として構成されます
8 P04 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P04 は入力として構成されます
9 P05 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P05 は入力として構成されます
10 P06 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P06 は入力として構成されます
11 P07 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P07 は入力として構成されます
12 GND グランド
13 P10 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P10 は入力として構成されます
14 P11 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P11 は入力として構成されます
15 P12 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P12 は入力として構成されます
16 P13 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P13 は入力として構成されます
17 P14 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P14 は入力として構成されます
18 P15 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P15 は入力として構成されます
19 P16 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P16 は入力として構成されます
20 P17 I/O P ポート入出力。プッシュプルの設計構造。パワーオン時に、P17 は入力として構成されます
21 A0 I アドレス入力。VCC またはグランドに直接接続します
22 SCL I シリアル クロック バス。プルアップ抵抗を経由して VCC に接続します
23 SDA I/O シリアル データ バス。プルアップ抵抗を経由して VCC に接続します
24 VCC 電源電圧