JAJSWX0
July 2025
TPS546B25W
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
代表的特性
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
D-CAP4 制御
6.3.1.1
ループ補償
6.3.2
内部 VCC LDO と、 VDRV ピンでの外部バイアスの使用
6.3.3
入力低電圧誤動作防止 (UVLO)
6.3.3.1
固定の VCC_OK UVLO
6.3.3.2
固定の VDRV UVLO
6.3.3.3
PVIN UVLO をプログラム可能
6.3.3.4
制御 (CNTL) イネーブル
6.3.4
差動リモート検出と内部 / 外部フィードバック デバイダ
6.3.5
出力電圧と VORST# の設定
6.3.6
スタートアップとシャットダウン
6.3.7
動的電圧スルーレート
6.3.8
スイッチング周波数の設定
6.3.9
スイッチング ノード (SW)
6.3.10
過電流制限およびローサイド電流センス
6.3.11
負の過電流制限
6.3.12
ゼロ交差検出
6.3.13
入力過電圧保護
6.3.14
出力過電圧および低電圧保護
6.3.15
過熱保護
6.3.16
遠隔測定
6.4
デバイスの機能モード
6.4.1
強制連続導通モード
6.4.2
DCM 軽負荷動作
6.4.3
12V バスからデバイスへの電力供給
6.4.4
分割レール構成によるデバイスへの電力供給
6.4.5
ピン ストラップ
6.4.5.1
MSEL1 のプログラミング
6.4.5.2
PMB_ADDR のプログラミング
6.4.5.3
MSEL2 のプログラミング
6.4.5.4
VSEL\FB のプログラミング
6.5
プログラミング
6.5.1
対応している PMBus® コマンド
7
レジスタ マップ
7.1
ブロック コマンドの文書化規則
7.2
(01h) OPERATION
7.3
(02h) ON_OFF_CONFIG
7.4
(03h) CLEAR_FAULTS
7.5
(04h) PHASE
7.6
(09h) P2_PLUS_WRITE
7.7
(0Ah) P2_PLUS_READ
7.8
(0Eh) PASSKEY
7.9
(10h) WRITE_PROTECT
7.10
(15h) STORE_USER_ALL
7.11
(16h) RESTORE_USER_ALL
7.12
(19h) CAPABILITY
7.13
(1Bh) SMBALERT_MASK
7.14
(20h) VOUT_MODE
7.15
(21h) VOUT_COMMAND
7.16
(22h) VOUT_TRIM
7.17
(24h) VOUT_MAX
7.18
(25h) VOUT_MARGIN_HIGH
7.19
(26h) VOUT_MARGIN_LOW
7.20
(27h) VOUT_TRANSITION_RATE
7.21
(29h) VOUT_SCALE_LOOP
7.22
(2Ah) VOUT_SCALE_MONITOR
7.23
(2Bh) VOUT_MIN
7.24
(33h) FREQUENCY_SWITCH
7.25
(35h) VIN_ON
7.26
(36h) VIN_OFF
7.27
(39h) IOUT_CAL_OFFSET
7.28
(40h) VOUT_OV_FAULT_LIMIT
7.29
(41h) VOUT_OV_FAULT_RESPONSE
7.30
(42h) VOUT_OV_WARN_LIMIT
7.31
(43h) VOUT_UV_WARN_LIMIT
7.32
(44h) VOUT_UV_FAULT_LIMIT
7.33
(45h) VOUT_UV_FAULT_RESPONSE
7.34
(46h) IOUT_OC_FAULT_LIMIT
7.35
(48h) IOUT_OC_LV_FAULT_LIMIT
7.36
(49h) IOUT_OC_LV_FAULT_RESPONSE
7.37
(4Ah) IOUT_OC_WARN_LIMIT
7.38
(4Fh) OT_FAULT_LIMIT
7.39
(50h) OT_FAULT_RESPONSE
7.40
(51h) OT_WARN_LIMIT
7.41
(55h) VIN_OV_FAULT_LIMIT
7.42
(60h) TON_DELAY
7.43
(61h) TON_RISE
7.44
(64h) TOFF_DELAY
7.45
(65h) TOFF_FALL
7.46
(78h) STATUS_BYTE
7.47
(79h) STATUS_WORD
7.48
(7Ah) STATUS_VOUT
7.49
(7Bh) STATUS_IOUT
7.50
(7Ch) STATUS_INPUT
7.51
(7Dh) STATUS_TEMPERATURE
7.52
(7Eh) STATUS_CML
7.53
(7Fh) STATUS_OTHER
7.54
(80h) STATUS_MFR_SPECIFIC
7.55
(88h) READ_VIN
7.56
(8Bh) READ_VOUT
7.57
(8Ch) READ_IOUT
7.58
(8Dh) READ_TEMPERATURE_1
7.59
(98h) PMBUS_REVISION
7.60
(99h) MFR_ID
7.61
(9Ah) MFR_MODEL
7.62
(9Bh) MFR_REVISION
7.63
(ADh) IC_DEVICE_ID
7.64
(AEh) IC_DEVICE_REV
7.65
(D1h) SYS_CFG_USER1
7.66
(D3h) PMBUS_ADDR
7.67
(D4h) COMP
7.68
(D5h) VBOOT_OFFSET_1
7.69
(D6h) STACK_CONFIG
7.70
(D8h) PIN_DETECT_OVERRIDE
7.71
(D9h) NVM_CHECKSUM
7.72
(DAh) READ_TELEMETRY
7.73
(DBh) STATUS_ALL
7.74
(DDh) EXT_WRITE_PROTECTION
7.75
(DEh) IMON_CAL
7.76
(FCh) FUSION_ID0
7.77
(FDh) FUSION_ID1
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
アプリケーション
8.2.2
設計要件
8.2.3
詳細な設計手順
8.2.3.1
入力コンデンサの選択
8.2.3.2
出力コンデンサの選択
8.2.3.3
補償の選択
8.2.3.4
VOSNS および GOSNS コンデンサの選択
8.2.3.5
PMBus® アドレス抵抗の選択
8.2.4
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
8.4.2.1
EVM の放熱性能
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
6.2
機能ブロック図
図 6-1
内部帰還選択時のブロック図
図 6-2
外部帰還選択時のブロック図