JAJU578C July   2018  – March 2021 TPS274160

 

  1.   1
  2.   説明
  3.   リソース
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1システムの説明
    1. 1.1 主なシステム仕様
  8. 2システム概要
    1. 2.1 ブロック図
    2. 2.2 主な使用製品
      1. 2.2.1 LM5165
      2. 2.2.2 TLC59282
      3. 2.2.3 TPS4H160-Q1
      4. 2.2.4 INA253
      5. 2.2.5 TIOL111
    3. 2.3 システム設計理論
      1. 2.3.1 IO-Link PHY
      2. 2.3.2 電流シンク
      3. 2.3.3 L+ 用電源
      4. 2.3.4 電源
      5. 2.3.5 ピン配置
    4. 2.4 ソフトウェア フレーム ハンドラ
      1. 2.4.1 PRU-ICSS IO-Link フレーム ハンドラ
        1. 2.4.1.1 性能上の利点およびメリット
        2. 2.4.1.2 動作原理
  9. 3ハードウェア、ソフトウェア、テスト要件、テスト結果
    1. 3.1 必要なハードウェアとソフトウェア
      1. 3.1.1 ハードウェア
      2. 3.1.2 ソフトウェア
    2. 3.2 テストと結果
      1. 3.2.1 テスト設定
      2. 3.2.2 テスト結果
        1. 3.2.2.1 IO-Link のウェークアップ パルス
        2. 3.2.2.2 L+ ターンオン動作
        3. 3.2.2.3 CQ の電流シンク
        4. 3.2.2.4 残留電圧
        5. 3.2.2.5 IO-Link 物理層テストの要約
        6. 3.2.2.6 各ポートの電流センス
        7. 3.2.2.7 TPS4H160 の熱動作
  10. 4デザイン ファイル
    1. 4.1 回路図
    2. 4.2 部品表
    3. 4.3 PCB レイアウトに関する推奨事項
      1. 4.3.1 レイアウト プリント
    4. 4.4 Altium プロジェクト
    5. 4.5 ガーバー ファイル
    6. 4.6 アセンブリの図面
  11. 5ソフトウェア ファイル
  12. 6関連資料
    1. 6.1 商標
  13. 7著者について
  14. 8改訂履歴

ピン配置

AM437x IDK 用 IO-Link マスタ拡張ボードは、IDK 上の 2 つのピン ヘッダを介して接続されます。一部の必要な信号をヘッダに導くためには、ボード上での改造が必要です。図 2-11にピン配置を示します。変更箇所を表 2-6に示します。

TIDA-010016 IDK に接続された IO-Link ボードのピン配置図 2-11 IDK に接続された IO-Link® ボードのピン配置
表 2-6 変更点
ピン信号削除追加
J16~5TX4R187、R264R187 から R264 までの配線 (J16-5)
J16~23GPIO5_20-10kΩ の抵抗 R343
J16~34RX4R541-
J16~36RX5R541-
J16~49GPIO2_12R406-
J16~52RX6R541-
J16~53TX5R179、R465R179 から R465 までの配線 (J16-53)
J16~54RX7R541-
J16~55TX6R177、R471R177 から R471 までの配線 (J16-55)
J16~57TX7R70、R468R70 から R468 までの配線 (J16-57)
J1~31AIN0R4540Ω 抵抗 R450
J1~32AIN4R1090Ω の抵抗 R104
J1~35AIN2R5610Ω 抵抗 R435