SN74LV1T02

ACTIVO

Puerta NOR POSITIVA de 2 entradas, con fuente de alimentación única y selector de nivel lógico

Detalles del producto

Technology family LV1T Number of channels 1 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Supply current (max) (µA) 10 Features Over-voltage tolerant inputs, Single supply, Voltage translation Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Operating temperature range (°C) -40 to 125
Technology family LV1T Number of channels 1 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Supply current (max) (µA) 10 Features Over-voltage tolerant inputs, Single supply, Voltage translation Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • Single-supply voltage translator at 5.0-V, 3.3-V, 2.5-V, and 1.8-V V CC
  • Operating range of 1.8 V to 5.5 V
  • Up translation:
    • 1.2 V (1) to 1.8 V at 1.8-V V CC
    • 1.5 V (1) to 2.5 V at 2.5-V V CC
    • 1.8 V (1) to 3.3 V at 3.3-V V CC
    • 3.3 V to 5.0 V at 5.0-V V CC
  • Down translation:
    • 3.3 V to 1.8 V at 1.8-V V CC
    • 3.3 V to 2.5 V at 2.5-V V CC
    • 5.0 V to 3.3 V at 3.3-V V CC
  • Logic output is referenced to V CC
  • Output drive:
    • 8 mA output drive at 5 V
    • 7 mA output drive at 3.3 V
    • 3 mA output drive at 1.8 V
  • Characterized up to 50 MHz at 3.3-V V CC
  • 5V Tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Pb-free packages available: SC-70 (DCK)
    • 2 × 2.1 × 0.65 mm (height 1.1 mm)
  • Latch-up performance exceeds 250 mA per JESD 17
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the V IH/V IL and output drive for lower V CC condition.

  • Single-supply voltage translator at 5.0-V, 3.3-V, 2.5-V, and 1.8-V V CC
  • Operating range of 1.8 V to 5.5 V
  • Up translation:
    • 1.2 V (1) to 1.8 V at 1.8-V V CC
    • 1.5 V (1) to 2.5 V at 2.5-V V CC
    • 1.8 V (1) to 3.3 V at 3.3-V V CC
    • 3.3 V to 5.0 V at 5.0-V V CC
  • Down translation:
    • 3.3 V to 1.8 V at 1.8-V V CC
    • 3.3 V to 2.5 V at 2.5-V V CC
    • 5.0 V to 3.3 V at 3.3-V V CC
  • Logic output is referenced to V CC
  • Output drive:
    • 8 mA output drive at 5 V
    • 7 mA output drive at 3.3 V
    • 3 mA output drive at 1.8 V
  • Characterized up to 50 MHz at 3.3-V V CC
  • 5V Tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Pb-free packages available: SC-70 (DCK)
    • 2 × 2.1 × 0.65 mm (height 1.1 mm)
  • Latch-up performance exceeds 250 mA per JESD 17
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the V IH/V IL and output drive for lower V CC condition.

The SN74LV1T02 is a single 2-input NOR gate with reduced input thresholds to support voltage translation applications.

The SN74LV1T02 is a single 2-input NOR gate with reduced input thresholds to support voltage translation applications.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Pin por pin con la misma funcionalidad que el dispositivo comparado
SN74AUP1T57 ACTIVO Traductor de tensión de alimentación única Smaller voltage range (0.8V to 3.6V), lower average drive strength (4mA)

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 5
Tipo Título Fecha
* Data sheet SN74LV1T02Single Power Supply 2-Input Positive NOR GateCMOS Logic Level Shifter datasheet (Rev. C) PDF | HTML 30 oct 2023
Application note LV1T Family of single supply translators (Rev. B) PDF | HTML 16 dic 2022
Selection guide Voltage Translation Buying Guide (Rev. A) 15 abr 2021
Application note Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 30 abr 2015
Application note Selecting the Right Level Translation Solution (Rev. A) 22 jun 2004

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

5-8-LOGIC-EVM — Módulo de evaluación lógica genérico para encapsulados DCK, DCT, DCU, DRL y DBV de 5 a 8 pines

Módulo de evaluación (EVM) flexible diseñado para admitir cualquier dispositivo que tenga un encapsulado DCK, DCT, DCU, DRL o DBV en un recuento de 5 a 8 pines.
Guía del usuario: PDF
Modelo de simulación

SN74LV1T02 Behavioral SPICE Model

SCLM185.ZIP (7 KB) - PSpice Model
Modelo de simulación

SN74LV1T02 IBIS Model (Rev. A)

SCLM106A.ZIP (44 KB) - IBIS Model
Paquete Pasadores Descargar
SOT-23 (DBV) 5 Ver opciones
SOT-SC70 (DCK) 5 Ver opciones

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

Videos