ADC12DS105

アクティブ

デュアル・チャネル、12 ビット、105MSPS AD コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 125 Resolution (Bits) 12 Number of input channels 2 Interface type Serial LVDS Analog input BW (MHz) 1000 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 1000 Architecture Pipeline SNR (dB) 71 ENOB (Bits) 11.5 SFDR (dB) 88 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 125 Resolution (Bits) 12 Number of input channels 2 Interface type Serial LVDS Analog input BW (MHz) 1000 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 1000 Architecture Pipeline SNR (dB) 71 ENOB (Bits) 11.5 SFDR (dB) 88 Operating temperature range (°C) -40 to 85 Input buffer No
WQFN (NKA) 60 81 mm² 9 x 9

  • Clock Duty Cycle Stabilizer
  • Single +3.0 or 3.3V supply operation
  • Serial LVDS Outputs
  • Serial Control Interface
  • Overrange outputs
  • 60-pin LLP package, (9x9x0.8mm, 0.5mm pin-pitch)

  • Key Specifications

    Resolution

    12 Bits

    Conversion Rate

    105 MSPS

    SNR (fIN = 240 MHz)

    68.5 dBFS (typ)

    SFDR (fIN = 240 MHz)

    83 dBFS (typ)

    Full Power Bandwidth

    1 GHz (typ)

    Power Consumption

    1 W (typ)


  • Clock Duty Cycle Stabilizer
  • Single +3.0 or 3.3V supply operation
  • Serial LVDS Outputs
  • Serial Control Interface
  • Overrange outputs
  • 60-pin LLP package, (9x9x0.8mm, 0.5mm pin-pitch)

  • Key Specifications

    Resolution

    12 Bits

    Conversion Rate

    105 MSPS

    SNR (fIN = 240 MHz)

    68.5 dBFS (typ)

    SFDR (fIN = 240 MHz)

    83 dBFS (typ)

    Full Power Bandwidth

    1 GHz (typ)

    Power Consumption

    1 W (typ)


    The ADC12DS105 is a high-performance CMOS analog-to-digital converter capable of converting two analog input signals into 12-bit digital words at rates up to 105 Mega Samples Per Second (MSPS). The digital outputs are serialized and provided on differential LVDS signal pairs. This converter uses a differential, pipelined architecture with digital error correction and an on-chip sample-and-hold circuit to minimize power consumption and the external component count, while providing excellent dynamic performance. The ADC12DS105 may be operated from a single +3.0V or 3.3V power supply. A power-down feature reduces the power consumption to very low levels while still allowing fast wake-up time to full operation. The differential inputs accept a 2V full scale differential input swing. A stable 1.2V internal voltage reference is provided, or the ADC12DS105 can be operated with an external 1.2V reference. The selectable duty cycle stabilizer maintains performance over a wide range of clock duty cycles. A serial interface allows access to the internal registers for full control of the ADC12DS105's functionality. The ADC12DS105 is available in a 60-lead LLP package and operates over the industrial temperature range of −40°C to +85°C


    The ADC12DS105 is a high-performance CMOS analog-to-digital converter capable of converting two analog input signals into 12-bit digital words at rates up to 105 Mega Samples Per Second (MSPS). The digital outputs are serialized and provided on differential LVDS signal pairs. This converter uses a differential, pipelined architecture with digital error correction and an on-chip sample-and-hold circuit to minimize power consumption and the external component count, while providing excellent dynamic performance. The ADC12DS105 may be operated from a single +3.0V or 3.3V power supply. A power-down feature reduces the power consumption to very low levels while still allowing fast wake-up time to full operation. The differential inputs accept a 2V full scale differential input swing. A stable 1.2V internal voltage reference is provided, or the ADC12DS105 can be operated with an external 1.2V reference. The selectable duty cycle stabilizer maintains performance over a wide range of clock duty cycles. A serial interface allows access to the internal registers for full control of the ADC12DS105's functionality. The ADC12DS105 is available in a 60-lead LLP package and operates over the industrial temperature range of −40°C to +85°C


    ダウンロード 字幕付きのビデオを表示 ビデオ

    技術資料

    star =TI が選定したこの製品の主要ドキュメント
    結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
    2 をすべて表示
    種類 タイトル 最新の英語版をダウンロード 日付
    * データシート ADC12DS105 Dual 12-Bit, 105 MSPS A/D Converter with Serial LVDS Outputs (jp) データシート (Rev. D 翻訳版) 最新英語版 (Rev.E) PDF | HTML 2008年 2月 21日
    ユーザー・ガイド ADC12DS080/ADC14DS080/ADC12DS105/ADC14DS105 User Guide 2012年 2月 21日

    設計および開発

    その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

    シミュレーション・ツール

    PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

    PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

    設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
    パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
    WQFN (NKA) 60 Ultra Librarian

    購入と品質

    記載されている情報:
    • RoHS
    • REACH
    • デバイスのマーキング
    • リード端子の仕上げ / ボールの原材料
    • MSL 定格 / ピーク リフロー
    • MTBF/FIT 推定値
    • 使用原材料
    • 認定試験結果
    • 継続的な信頼性モニタ試験結果
    記載されている情報:
    • ファブの拠点
    • 組み立てを実施した拠点

    サポートとトレーニング

    TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

    コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

    TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

    ビデオ