제품 상세 정보

Sample rate (max) (Msps) 25 Resolution (bps) 12 Number of input channels 4 Interface type Serial LVDS Analog input BW (MHz) 540 Features High Dynamic Range, High Performance, Low Power Rating Automotive Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 177 Architecture Pipeline SNR (dB) 70.2 ENOB (bit) 11.5 SFDR (dB) 87 Operating temperature range (°C) -40 to 125 Input buffer Yes
Sample rate (max) (Msps) 25 Resolution (bps) 12 Number of input channels 4 Interface type Serial LVDS Analog input BW (MHz) 540 Features High Dynamic Range, High Performance, Low Power Rating Automotive Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 177 Architecture Pipeline SNR (dB) 70.2 ENOB (bit) 11.5 SFDR (dB) 87 Operating temperature range (°C) -40 to 125 Input buffer Yes
VQFNP (RWE) 56 64 mm² 8 x 8
  • AEC-Q100 Qualified for automotive applications
    • Temperature grade 1: –40°C to 125°C TA
  • Quad channel
  • 12-Bit resolution
  • Single supply: 1.8 V
  • Serial LVDS interface
  • Flexible input clock buffer with divide-by-1, -2, -4
  • SNR = 71.1 dBFS, SFDR = 90 dBc at
    fIN = 10 MHz
  • Ultra-low power consumption:
    • 44 mW/Ch at 25 MSPS
  • Channel isolation: 105 dB
  • Internal dither and chopper
  • Support for multichip synchronization
  • AEC-Q100 Qualified for automotive applications
    • Temperature grade 1: –40°C to 125°C TA
  • Quad channel
  • 12-Bit resolution
  • Single supply: 1.8 V
  • Serial LVDS interface
  • Flexible input clock buffer with divide-by-1, -2, -4
  • SNR = 71.1 dBFS, SFDR = 90 dBc at
    fIN = 10 MHz
  • Ultra-low power consumption:
    • 44 mW/Ch at 25 MSPS
  • Channel isolation: 105 dB
  • Internal dither and chopper
  • Support for multichip synchronization

The ADC3421-Q1 is an automotive-grade, high-linearity, ultra-low power, quad-channel, 12-bit, 25-MSPS analog-to-digital converter (ADC). The device is designed specifically to support demanding, high input frequency signals with large dynamic range requirements. An input clock divider gives more flexibility for system clock architecture design, and the SYSREF input enables complete system synchronization. The ADC3421-Q1 supports serial low-voltage differential signaling (LVDS) in order to reduce the number of interface lines, thus allowing for high system integration density. The serial LVDS interface is two-wire, where each ADC data are serialized and output over two LVDS pairs. An internal phase-locked loop (PLL) multiplies the incoming ADC sampling clock to derive the bit clock that is used to serialize the 12-bit output data from each channel. In addition to the serial data streams, the frame and bit clocks are also transmitted as LVDS outputs.

The ADC3421-Q1 is an automotive-grade, high-linearity, ultra-low power, quad-channel, 12-bit, 25-MSPS analog-to-digital converter (ADC). The device is designed specifically to support demanding, high input frequency signals with large dynamic range requirements. An input clock divider gives more flexibility for system clock architecture design, and the SYSREF input enables complete system synchronization. The ADC3421-Q1 supports serial low-voltage differential signaling (LVDS) in order to reduce the number of interface lines, thus allowing for high system integration density. The serial LVDS interface is two-wire, where each ADC data are serialized and output over two LVDS pairs. An internal phase-locked loop (PLL) multiplies the incoming ADC sampling clock to derive the bit clock that is used to serialize the 12-bit output data from each channel. In addition to the serial data streams, the frame and bit clocks are also transmitted as LVDS outputs.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기
유형 직함 날짜
* Data sheet ADC3421-Q1 Automotive, Quad-Channel, 12-Bit, 25-MSPS Analog-to-Digital Converter datasheet (Rev. A) PDF | HTML 2020/03/25
EVM User's guide ADC3xxxEVM and ADC3xJxxEVM User's Guide (Rev. D) 2018/08/24

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

ADC3444 IBIS Model

SLAM232.ZIP (36 KB) - IBIS Model
시뮬레이션 모델

ADC3xxx Pspice Model

SLAM228.ZIP (15 KB) - PSpice Model
시뮬레이션 모델

ADC3xxx TINA Model

SLAM226.ZIP (3 KB) - TINA-TI Spice Model
시뮬레이션 모델

ADC3xxx TINA Reference Design

SLAM227.TSC (1083 KB) - TINA-TI Reference Design
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFNP (RWE) 56 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상