데이터 시트
SN74AHCT244
- Inputs are TTL-voltage compatible
- Latch-up performance exceeds 250mA Per JESD 17
- On products compliant to MIL-PRF-38535, All parameters are tested unless otherwise noted. On all other products, production processing does not necessarily include testing of all parameters.
These octal buffers/drivers are designed specifically to improve both the performance and density of 3-state memory-address drivers, clock drivers, and bus-oriented receivers and transmitters.
관심 가지실만한 유사 제품
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
20개 모두 보기 설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
평가 보드
14-24-LOGIC-EVM — 14핀~24핀 D, DB, DGV, DW, DYY, NS 및 PW 패키지용 로직 제품 일반 평가 모듈
14-24-LOGIC-EVM 평가 모듈(EVM)은 14핀~24핀 D, DW, DB, NS, PW, DYY 또는 DGV 패키지에 있는 모든 로직 장치를 지원하도록 설계되었습니다.
레퍼런스 디자인
TIDA-00626 — 스퍼 감소를 지원하는 통합 신시사이저를 사용한 9.8GHz RF CW 신호 생성기 레퍼런스 설계
이 설계는 다용도 스퍼 감소 기법을 갖춘 9.8GHz 광대역, 저위상 잡음, 통합 연속파(CW) RF 신호 생성기입니다. 출력 레벨은 -32dBm에서 14.5dBm까지 0.5dB 단위로 프로그래밍할 수 있습니다. 이 신호 생성기는 아날로그 및 벡터 신호 생성기와 같은 애플리케이션에서 로컬 오실레이터로 사용할 수 있으며, RF ADC용 클록 생성기로 사용할 수도 있습니다. TIDA-00626은 TI USB2ANY 인터페이스를 통해 모든 PC에서 제어할 수 있으며, 마이크로컨트롤러 MSP430F5529 론치 패드를 사용하여 제어할 (...)
| 패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
|---|---|---|
| PDIP (N) | 20 | Ultra Librarian |
| SOIC (DW) | 20 | Ultra Librarian |
| SOP (NS) | 20 | Ultra Librarian |
| SSOP (DB) | 20 | Ultra Librarian |
| TSSOP (PW) | 20 | Ultra Librarian |
| TVSOP (DGV) | 20 | Ultra Librarian |
| VQFN (RKS) | 20 | Ultra Librarian |
| VSSOP (DGS) | 20 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치