인터페이스 I2C, I3C 및 SPI IC I2C 및 I3C 레벨 시프터, 버퍼 및 허브

TCA4307

활성

스턱 버스 복구를 지원하는 2비트 양방향 2.3V~5.5V, 핫 스왑 가능 400kHz I2C/SMBus 버퍼

제품 상세 정보

Features Buffer, Enable pin, Hot swap, Stuck bus recovery Protocols I2C Frequency (max) (MHz) 0.4 VCCA (min) (V) 2.3 VCCA (max) (V) 5.5 VCCB (min) (V) 2.3 VCCB (max) (V) 5.5 Supply restrictions VCC Single Supply Rating Catalog Operating temperature range (°C) -40 to 125
Features Buffer, Enable pin, Hot swap, Stuck bus recovery Protocols I2C Frequency (max) (MHz) 0.4 VCCA (min) (V) 2.3 VCCA (max) (V) 5.5 VCCB (min) (V) 2.3 VCCB (max) (V) 5.5 Supply restrictions VCC Single Supply Rating Catalog Operating temperature range (°C) -40 to 125
VSSOP (DGK) 8 14.7 mm² 3 x 4.9 WSON (DRG) 8 9 mm² 3 x 3
  • Supports bidirectional data transfer of I 2C bus signals
  • Operating power-supply voltage range of 2.3 V to 5.5 V
  • T A ambient air temperature range of -40 °C to 125 °C
  • Stuck bus recovery featuring automatic bus recovery
  • 1-V Precharge on all SDA and SCL lines prevents corruption during live insertion
  • Accommodates standard mode and fast mode I 2C devices
  • Supports clock stretching, arbitration and synchronization
  • Powered-off high-impedance I 2C pins
  • Supports bidirectional data transfer of I 2C bus signals
  • Operating power-supply voltage range of 2.3 V to 5.5 V
  • T A ambient air temperature range of -40 °C to 125 °C
  • Stuck bus recovery featuring automatic bus recovery
  • 1-V Precharge on all SDA and SCL lines prevents corruption during live insertion
  • Accommodates standard mode and fast mode I 2C devices
  • Supports clock stretching, arbitration and synchronization
  • Powered-off high-impedance I 2C pins

The TCA4307 is a hot-swappable I 2C bus buffer that supports I/O card insertion into a live backplane without corruption of the data and clock lines. Control circuitry prevents the backplane-side I 2C lines (in) from being connected to the card-side I 2C lines (out) until a stop command or bus idle condition occurs on the backplane without bus contention on the card. When the connection is made, this device provides bidirectional buffering, keeping the backplane and card capacitance isolated. During insertion, the SDA and SCL lines are pre-charged to 1 V to minimize the current required to charge the parasitic capacitance of the device.

The TCA4307 has stuck bus recovery, which automatically disconnects the bus if it detects either SDAOUT or SCLOUT are low for about 40 ms. Once the bus is disconnected, the device automatically generates up to 16 pulses on SCLOUT to attempt to reset the device which is holding the bus low.

When the I 2C bus is idle, the TCA4307 can be put into shutdown mode by setting the EN pin low, reducing power consumption. When EN is pulled high, the TCA4307 resumes normal operation. It also includes an open drain READY output pin, which indicates that the backplane and card sides are connected together. When READY is high, the SDAIN and SCLIN are connected to SDAOUT and SCLOUT. When the two sides are disconnected, READY is low.

The TCA4307 is a hot-swappable I 2C bus buffer that supports I/O card insertion into a live backplane without corruption of the data and clock lines. Control circuitry prevents the backplane-side I 2C lines (in) from being connected to the card-side I 2C lines (out) until a stop command or bus idle condition occurs on the backplane without bus contention on the card. When the connection is made, this device provides bidirectional buffering, keeping the backplane and card capacitance isolated. During insertion, the SDA and SCL lines are pre-charged to 1 V to minimize the current required to charge the parasitic capacitance of the device.

The TCA4307 has stuck bus recovery, which automatically disconnects the bus if it detects either SDAOUT or SCLOUT are low for about 40 ms. Once the bus is disconnected, the device automatically generates up to 16 pulses on SCLOUT to attempt to reset the device which is holding the bus low.

When the I 2C bus is idle, the TCA4307 can be put into shutdown mode by setting the EN pin low, reducing power consumption. When EN is pulled high, the TCA4307 resumes normal operation. It also includes an open drain READY output pin, which indicates that the backplane and card sides are connected together. When READY is high, the SDAIN and SCLIN are connected to SDAOUT and SCLOUT. When the two sides are disconnected, READY is low.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
4개 모두 보기
유형 직함 날짜
* Data sheet TCA4307Hot Swappable I2C Bus and SMBus Bufferwith Stuck Bus Recovery datasheet (Rev. B) PDF | HTML 2023/11/21
Application note Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024/07/03
Application note I2C Stuck Bus: Prevention and Workarounds PDF | HTML 2024/07/02
Application note I2C Solutions for Hot Swap Applications (Rev. A) 2023/01/31

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

DIP-ADAPTER-EVM — DIP 어댑터 평가 모듈

소형 표면 실장 IC(집적 회로)와 쉽고 빠르며 경제적인 방식으로 인터페이싱하는 방법을 제공하는 DIP 어댑터 평가 모듈(DIP-ADAPTER-EVM)로 연산 증폭기 프로토타이핑 및 테스트 속도를 높이세요. 제품에 포함된 Samtec 터미널 스트립을 사용하여 지원되는 연산 증폭기를 연결하거나 기존 회로에 직접 연결할 수 있습니다.

DIP 어댑터 EVM 키트는 다음을 포함해 가장 널리 사용되는 6개의 업계 표준 패키지를 지원합니다.

  • D 및 U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8, VSSOP-8)
  • (...)
사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

TCA9511AEVM — 핫 스왑 가능 2선 버스 버퍼 평가 모듈

이 EVM은 조정 가능한 풀업 저항기와 버스 정전 용량을 통해 구성 가능한 로딩 조건을 제공하여 설계자가 시스템에서 이 장치의 성능을 쉽게 테스트할 수 있게 도와줍니다. 또한 EVM은 초과 온도를 테스트할 수 있는 소켓으로 채울 수 있습니다.
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

TCA9511A IBIS Model

SCPM046.ZIP (44 KB) - IBIS Model
설계 툴

I2C-DESIGNER — I2C 디자이너 툴

I2C 설계자 툴을 사용하여 I2C 기반 설계의 주소 지정, 전압 레벨 및 주파수의 충돌을 신속하게 해결합니다. 마스터 및 슬레이브 입력을 입력하여 I2C 트리를 자동으로 생성하거나 사용자 지정 솔루션을 쉽게 구축합니다. 이 툴을 사용하면 설계자가 누락 승인을 디버깅하고, 풀업 저항을 선택하고, I2C 버스의 최대 커패시턴스 부하를 충족하는 방법에 대한 지침을 통해 시간을 절약하고 I2C 표준을 준수할 수 있습니다. 
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
VSSOP (DGK) 8 Ultra Librarian
WSON (DRG) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상