TIDA-01017

Diseño de referencia de reloj ADC multicanal de alta velocidad para osciloscopios, comprobadores ina

TIDA-01017

Archivos de diseño

Información general

El diseño de referencia TIDA-01017 demuestra el rendimiento de una solución de sincronización para un sistema multicanal de alta velocidad, analizada mediante la medición de la distorsión entre canales para todo el rango de frecuencias de entrada del ADC de muestreo de RF. El sesgo de canal a canal es fundamental para aplicaciones de radar y osciloscopio de matriz en fases. El ADC12J4000 es un convertidor analógico a digital (ADC) de baja potencia, 12 bits y 4 GSPS con muestreo RF, entrada analógica con búfer, convertidor digital descendente integrado, interfaz JESD204B y capacidad para capturar señales de hasta 4 GHz. Este diseño muestra la solución de sincronización que utiliza el LMK04828 para lograr la sincronización entre múltiples cadenas de señales ADC12J4000 mediante SYSREF sincronizado.

Funciones
  • Sincronización de ADC multicanal de alta velocidad
  • Solución de sincronización de reloj ADC para muestreo de RF
  • Capacidad de captura de señales de entrada de alta frecuencia y 4 GHz
  • Solución de sincronización con bajo ruido de fase para muestreo de RF ACC
Descargar Ver vídeo con transcripción Video

Se desarrolló una placa completamente integrada únicamente para pruebas y validación de rendimiento y no está disponible para la venta.

Archivos de diseño y productos

Archivos de diseño

Descargue archivos de sistema listos para usar para acelerar su proceso de diseño.

TIDUCP1.PDF (978 KB)

Descripción general del diseño de referencia y datos de las pruebas de rendimiento verificadas

TIDRP87.PDF (1640 KB)

Descripción detallada del diseño para la instalación de componentes

TIDRP86.PDF (70 KB)

Lista completa de componentes de diseño, designadores de referencia y números de fabricantes/piezas

TIDRP89.ZIP (10463 KB)

Archivos para modelos 3D o dibujos 2D de componentes de IC

TIDCD12.ZIP (713 KB)

Fichero de diseño que contiene información sobre la capa física de la PCB de diseño

TIDRP88.PDF (2736 KB)

Archivo de trazado de capas de PCB para generar el trazado del diseño de PCB

TIDRP85.PDF (399 KB)

Diagrama esquemático detallado del diseño y los componentes

Productos

Incluye productos de TI en el diseño y posibles alternativas.

Limpiadores de fluctuación de reloj

LMK04828Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 2

Hoja de datos: PDF | HTML
Reguladores lineales y de baja salida (LDO)

TPS74901Regulador de tensión de caída ultrabaja ajustable de 3 A y VIN baja (0.8 V) con buena potencia y act

Hoja de datos: PDF | HTML
Búferes y controladores no inversores

SN74LVC1G125Búfer simple de 1.65 V a 5.5 V con salidas de 3 estados

Hoja de datos: PDF | HTML
ADC de alta velocidad (≥ 10 MSPS)

ADC12J4000Convertidor analógico a digital (ADC) de muestreo de RF de 12 bits y 4,0 GSPS

Hoja de datos: PDF | HTML
Reguladores lineales y de baja salida (LDO)

TLV702Regulador de tensión de caída baja, alta PSRR, baja IQ, 300 mA con activación

Hoja de datos: PDF | HTML
Convertidores de CA/CC y CC/CC (FET integrado)

TPS54327Convertidor reductor síncrono con entrada de 4.5 V a 18 V y 3 A

Hoja de datos: PDF | HTML
Conversión de tensión

SN74AVC4T774Transceptor de bus de doble alimentación de 4 bits con cambio de nivel de tensión configurable y sal

Hoja de datos: PDF | HTML

Documentación técnica

star
= Principal documentación seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 1
Tipo Título Descargar la versión más reciente en inglés Fecha
* Guía de diseño High-Speed Multichannel ADC Clock for Oscilloscopes Reference Design 15/12/2016

Recursos de diseño

Desarrollo de hardware

Placa de evaluación
ADC12J4000EVM Módulo de evaluación del convertidor analógico a digital de muestreo de RF ADC12J4000 de 12 bits, 4, LMK04828BEVM Módulo de evaluación LMK04828

Diseños de referencia

Diseño de referencia
TIDA-00432 Sincronización de ADC de JESD204B Giga-Sample mediante la plataforma Xilinx para sistemas de radar d TIDA-01015 Diseño de referencia de reloj de 4 GHz para ADC de alta velocidad de 12 bits en osciloscopios digita TIDA-01016 Diseño de referencia de registro de tiempo para ADC de muestreo de RF en analizadores de señal y com TIDA-01021 Diseño de referencia de registro de tiempo de JESD204B 15 GHz multicanal para DSO, radares y comprob TIDA-01022 Diseño de referencia flexible AFE multicanal de 3.2 GSPS para DSO, radares y sistemas de prueba 5G i TIDA-01023 Diseño de ref. de gen. de reloj JESD204B de alto rec. de canales p/RADAR y comprobadores 5G inalám. TIDA-01024 Dis. de ref. de reloj de encadenam. JESD204B de alto rec. de canales p/RADAR y comprob. 5G inalám.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.