TIDA-01035

최대 SNR 및 샘플 레이트용 지터를 최적화하는 20qlxm 절연 데이터 수집 레퍼런스 디자인

TIDA-01035

설계 파일

개요

TIDA-01035는 디지털 절연 데이터 수집 시스템의 일반적인 성능 문제를 해결하고 최적화하는 방법을 보여주는 20비트, 1MSPS 절연 아날로그 입력 데이터 수집 레퍼런스 설계입니다.

  • 절연 경계 전반에서 ADC 샘플 클록 지터를 효과적으로 완화하여 고주파 AC 신호 체인 성능(SNR 및 THD)을 크게 개선
  • 디지털 아이솔레이터에 의한 전파 지연을 제거/최소화하여 샘플링 속도 최대화
  • 점퍼를 사용하여 지터 완화 기술 적용 여부에 따른 성능을 평가할 수 있는 옵션 제공
  • 아이솔레이터의 가산 지터가 데이터 처리량에 미치는 영향을 자세히 설명하는 자세한 타이밍 분석 포함

특징
  • 절연 20비트, 1MSPS, 단일 채널 차동 입력 DAQ(데이터 수집) 시스템
  • 지터 완화 기술은 고주파 입력 신호(100kHz Fin, 1MSPS)에서 18dB 이상의 시스템 수준 SNR 개선을 구현
  • 감소된 로직(절연 ADC 측) 덕분에 더 높은 전력과 복잡한 PLL 솔루션이 필요하지 않음
  • ADS8900B ADC의 혁신적인 multiSPI™ 및 ADC 마스터 또는 소스 동기 모드 디지털 인터페이스로 낮은 SPI CLK 속도를 유지하면서 1MSPS 샘플링 속도를 달성
  • 이론, 계산, 부품 선택, PCB 설계 및 측정 결과 포함
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDUCM5A.PDF (2414 KB)

레퍼런스 디자인 개요 및 검증된 성능 테스트 데이터

TIDRPA7.PDF (849 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRPA6.PDF (238 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRPA9.ZIP (5420 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCD16.ZIP (458 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRPA8.PDF (4898 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRPA5.PDF (1276 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

벅 모듈(통합 인덕터)

LMZ14203리드 표면 실장 TO 패키지의 SIMPLE SWITCHER® 6V~42V, 3A 전원 모듈

데이터 시트: PDF | HTML
인버팅 버퍼 및 드라이버

SN74LVC1G04단일 1.65V~5.5V 인버터

데이터 시트: PDF | HTML
정밀 연산 증폭기(Vos<1mV)

OPA376정밀(0.025mV), 저잡음(7.5nV/rtHz), 낮은 정동작 전류(760uA) 연산 증폭기

데이터 시트: PDF | HTML
AND 게이트

SN74LVC1G081채널 2입력 1.65V~5.5V 32mA 드라이브 강도 AND 게이트

데이터 시트: PDF | HTML
정밀 ADC

ADS8900B내부 VREF 버퍼, 내부 LDO 및 향상된 SPI를 갖춘 20비트, 1MSPS, 1채널 SAR ADC

데이터 시트: PDF | HTML
디지털 아이솔레이터

ISO7842최고 절연 등급, 쿼드 채널, 2/2, 강화 디지털 아이솔레이터

데이터 시트: PDF | HTML
변압기 드라이버

SN6501절연된 전원 공급 장치를 위한 저소음, 350mA, 410kHz 변압기 드라이버

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS709역전류 방지 및 활성화를 지원하는 150mA, 30V, 초저 IQ, 저손실 전압 레귤레이터

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS7A47활성화를 지원하는 1A, 36V, 저잡음, 높은 PSRR, 저손실 전압 레귤레이터

데이터 시트: PDF | HTML
디지털 아이솔레이터

ISO7840최고 절연 등급, 쿼드 채널, 4/0, 강화 디지털 아이솔레이터

데이터 시트: PDF | HTML
완전 차동 증폭기

THS4551저잡음, 정밀, 150MHz, 완전 차동 증폭기

데이터 시트: PDF | HTML
I2C 아이솔레이터

ISO15412.5kVrms, 절연 단방향 클록, 양방향 I2C 아이솔레이터

데이터 시트: PDF | HTML

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
3개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 설계 가이드 20-bit, 1 MSPS Isolated Data Acquisition (DAQ) Optimizing Jitter Design Guide (Rev. A) 2017. 1. 17
애플리케이션 노트 Fully-Differential Amplifiers (Rev. E) 2016. 9. 19
애플리케이션 노트 Noise Analysis In Operational Amplifier Circuits (Rev. B) 2007. 5. 23

관련 설계 리소스

하드웨어 개발

평가 보드
ADS8900BEVM-PDK ADS8900B 완전 차동 입력, 20비트 SAR ADC EVM 성능 데모 키트(PDK)

레퍼런스 디자인

레퍼런스 디자인
TIDA-00732 최대 SNR 및 샘플링 속도 달성을 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 디자인 TIDA-01036 기기 인증을 위한 높은 Q 액티브 차동 대역 통과 필터 레퍼런스 디자인 TIDA-01037 SNR 및 샘플 레이트를 극대화하는 20비트, 1MSPS 아이솔레이터 최적화 데이터 수집 레퍼런스 디자인 TIDA-01050 18비트 SAR 데이터 컨버터를 위해 최적화된 아날로그 프론트 엔드 DAQ 시스템 레퍼런스 디자인 TIDA-01051 자동 테스트 장비에 대한 FPGA 활용률 및 데이터 처리량 최적화 레퍼런스 설계 TIDA-01052 음극 공급 장치를 사용하여 풀 스케일 THD를 개선하는 ADC 드라이버 레퍼런스 디자인 TIDA-01053 높은 동적 범위의 기기를 위해 THD, 노이즈 및 SNR을 최적화하는 ADC 드라이버 레퍼런스 디자인 TIDA-01054 고성능 DAQ 시스템에서 EMI 효과를 제거하는 다중 레일 전원 레퍼런스 디자인 TIDA-01055 고성능 DAQ 시스템을 위한 ADC 전압 레퍼런스 버퍼 최적화 레퍼런스 디자인 TIDA-01056 EMI를 최소화하면서 전원 공급 장치의 효율을 최적화하는 20비트 1MSPS DAQ 레퍼런스 설계 TIDA-01057 트루 10Vpp 차동 입력을 위해 신호 동적 범위를 20비트 ADC로 극대화하는 레퍼런스 설계

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.