제품 상세 정보

Resolution (Bits) 20 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 104.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
Resolution (Bits) 20 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 104.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
VQFN (RGE) 24 16 mm² 4 x 4
  • Resolution: 20-Bits
  • High Sample Rate With No Latency Output:
    • ADS8900B: 1-MSPS
    • ADS8902B: 500-kSPS
    • ADS8904B: 250-kSPS
  • Integrated LDO Enables Low-Power, Single-Supply Operation
  • Low Power Reference Buffer with No Droop
  • Excellent AC and DC Performance:
    • SNR: 104.5-dB, THD: –125-dB
    • DNL: ±0.2-ppm, 20-Bit No-Missing-Codes
    • INL: ±1-ppm
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Enhanced-SPI Digital Interface
    • Interface SCLK : 22-MHz at 1-MSPS.
    • Configurable Data Parity Output.
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN
  • Resolution: 20-Bits
  • High Sample Rate With No Latency Output:
    • ADS8900B: 1-MSPS
    • ADS8902B: 500-kSPS
    • ADS8904B: 250-kSPS
  • Integrated LDO Enables Low-Power, Single-Supply Operation
  • Low Power Reference Buffer with No Droop
  • Excellent AC and DC Performance:
    • SNR: 104.5-dB, THD: –125-dB
    • DNL: ±0.2-ppm, 20-Bit No-Missing-Codes
    • INL: ±1-ppm
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Enhanced-SPI Digital Interface
    • Interface SCLK : 22-MHz at 1-MSPS.
    • Configurable Data Parity Output.
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN

The ADS8900B, ADS8902B, and ADS8904B (ADS890xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 20-bit successive-approximation-register (SAR) analog-to-digital converters (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS891xB (18-bit) and ADS892xB (16-bit) resolution variants.

The ADS89xxB boosts analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables ADS89xxB in achieving high throughput at lower clock speeds, there by simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies the host’s clocking-in of data there by making it ideal for applications involving FPGAs, DSPs. ADS89xxB is compatible with standard SPI Interface.

The ADS89xxB has an internal data parity feature which can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The ADS8900B, ADS8902B, and ADS8904B (ADS890xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 20-bit successive-approximation-register (SAR) analog-to-digital converters (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS891xB (18-bit) and ADS892xB (16-bit) resolution variants.

The ADS89xxB boosts analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables ADS89xxB in achieving high throughput at lower clock speeds, there by simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies the host’s clocking-in of data there by making it ideal for applications involving FPGAs, DSPs. ADS89xxB is compatible with standard SPI Interface.

The ADS89xxB has an internal data parity feature which can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
16개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADS890xB 20-Bit, High-Speed SAR ADCs With Integrated Reference Buffer, and Enhanced Performance Features datasheet (Rev. A) PDF | HTML 2017/06/29
Analog Design Journal Analog Design Journal: Issue 3 2024 2024/10/21
Circuit design Powering a dual-supply op amp circuit with one LDO (Rev. B) PDF | HTML 2024/09/24
Circuit design High-current battery monitor circuit: 0–10A, 0-10kHz, 18 bit (Rev. A) PDF | HTML 2024/09/12
Circuit design High-voltage battery monitor circuit: ±20V, 0–10kHz, 18-bit fully differential (Rev. B) PDF | HTML 2024/09/11
Analog Design Journal ADC ENOB 및 잡음 없는 해상도에 전압 레퍼런스 잡음이 미치는 영향 PDF | HTML 2024/05/24
Application note Continuous Wave Doppler Signal Chain Designs for TI’s Ultrasound AFE (Rev. A) PDF | HTML 2024/05/22
Application note Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs 2018/06/14
Technical article Take your ultrasound design to the next level PDF | HTML 2018/02/08
Application brief Improving Input Settling for Precision Data Converters 2017/12/12
Application brief Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters 2017/12/12
Application brief Simplify Isolation Designs Using an Enhanced-SPI ADC Interface 2017/12/11
Technical article Powering up the performance of sensitive test and measurement systems PDF | HTML 2017/10/17
Application brief Dual Bipolar Power-Supply Considerations for Amplifiers 2017/08/01
Application note Improving Resolution of SAR ADC 2017/06/14
White paper Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI 2016/11/08

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS8900BEVM-PDK — ADS8900B 완전 차동 입력, 20비트 SAR ADC EVM 성능 데모 키트(PDK)

ADS8900B 평가 모듈(EVM) PDK(성능 데모 키트)는 완전 차동 입력 20비트 1-MSPS 장치인 ADS8900B SAR(연속 근사 레지스터) ADC(아날로그-디지털 컨버터)의 성능을 평가하기 위한 플랫폼입니다. ADS8900BEVM-PDK에는 ADS8900B EVM 보드 및 함께 제공되는 컴퓨터 소프트웨어를 지원하는 PHI(정밀 호스트 인터페이스) 컨트롤러 보드가 포함되어 있습니다.

사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

PSIEVM — ADC 성능 테스트를 위한 PSI(정밀 신호 인젝터) 평가 모듈(EVM)

PSI(정밀 신호 인젝터)는 SAR(연속 근사 레지스터) ADC(아날로그-디지털 컨버터)의 성능을 평가하기 위한 플랫폼입니다. 이 보드는 ADC 입력을 구동하기 위한 저왜곡, 저잡음, 2KHz 입력 신호를 제공하며 대부분의 TI SAR ADC 평가 모듈(EVM)과 연결됩니다. USB를 통해 보드에 전원을 공급하며 사용자 인터페이스 연결을 통해 보드를 PC에 연결할 수도 있습니다.

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 모듈(EVM)용 GUI

SBAC170 Precision Signal Injector (PSI) GUI Installer

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

지원 소프트웨어

TIDCDA6 ADS8900B IQ CAP EVM

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADS8900B PSpice Model

SBAM481.ZIP (5013 KB) - PSpice Model
시뮬레이션 모델

ADS8900B TINA-TI Reference Design

SBAM303.ZIP (91 KB) - TINA-TI Reference Design
시뮬레이션 모델

ADS8900B TINA-TI Transient Spice Model

SBAM302.ZIP (13 KB) - TINA-TI Spice Model
시뮬레이션 모델

ADS890XB IBIS Model (Rev. A)

SBAM305A.ZIP (16 KB) - IBIS Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

설계 툴

ADC-DAC-TO-VREF-SELECT-DESIGN-TOOL The ADC-TO-VREF-SELECT tool enables the pairing of TI ADCs, DACs, and series voltage references.

The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인

TIDA-01056 — EMI를 최소화하면서 전원 공급 장치의 효율을 최적화하는 20비트 1MSPS DAQ 레퍼런스 설계

고성능 DAQ(데이터 수집) 시스템을 위한 이 레퍼런스 설계에서는 LMS3635-Q1 벅 컨버터를 사용하여 스위칭 레귤레이터로부터 EMI의 영향을 최소화하고 소비 전력을 줄이기 위해 전력 단계를 최적화합니다.  이 레퍼런스 설계는 LM53635 벅 컨버터에 비해 대부분의 저부하 전류에서 7.2%의 효율 개선 효과를 제공하며, 이는 125.25dB SFDR, 99dB SNR 및 16.1ENOB에 달하는 수치입니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01054 — 고성능 DAQ 시스템에서 EMI 효과를 제거하는 다중 레일 전원 레퍼런스 디자인

TIDA-01054 레퍼런스 설계를 이용하면 LM53635 벅 컨버터의 도움으로 16비트 이상의 DAQ(데이터 수집) 시스템에서 EMI의 성능 저하 효과를 제거할 수 있습니다. 벅 컨버터를 사용하면 설계가 EMI의 원치 않는 잡음 영향을 받지 않고도 전원 솔루션을 신호 경로 가까이에 배치하여 보드 공간을 절약할 수 있습니다. 이 설계를 사용하면 20비트 1MSPS SAR ADC를 사용했을 때 1000.13dB의 시스템 SNR 성능을 발휘합니다. 이는 외부 전원을 사용할 때 100.14dB의 SNR 성능과 거의 일치하는 것입니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01351 — 초음파 CW 도플러를 위한 고해상도, 고SNR 순수 원시 데이터 변환 레퍼런스 디자인

이 레퍼런스 설계는 초음파 이미징 시스템(64, 128, 192, 256채널 초음파 시스템)을 위한 연속파(CW) 신호 컨디셔닝입니다. 이 설계는 20비트 완전 차동 동시 샘플링을 통해 실제 원시 데이터를 처리할 수 있는 것이 특징입니다. 각각 고성능 SAR 아날로그-디지털 컨버터(ADC)(ADS8900B), 완전 차동 정밀 증폭기(THS4551), 이중 저잡음, 저손실(LDO) 전압 레귤레이터(TPS7A8801), 정밀 전압 레퍼런스(REF5050)를 사용하는 I 및 Q 채널용 완전 차동 신호 경로로 구성됩니다. (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01057 — 트루 10Vpp 차동 입력을 위해 신호 동적 범위를 20비트 ADC로 극대화하는 레퍼런스 설계

이 레퍼런스 설계는 20비트 차동 입력 ADC의 동적 범위를 개선하기 위해 고성능 DAQ(데이터 수집) 시스템을 위해 고안되었습니다. 많은 DAQ 시스템은 충분한 신호 동적 범위를 얻기 위해 넓은 FSR(최대 눈금 범위)에서 측정할 수 있는 기능을 필요로 합니다. SAR ADC를 위한 이전의 많은 레퍼런스 설계에서는 THS4551 FDA(완전 차동 증폭기)를 사용했습니다. 그러나 THS4551은 전압 레퍼런스가 5V인 SAR ADC의 동적 범위를 최대화하는 데 필요한 진정한 10Vpp 차동 출력(10V FSR)을 실현하기에는 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01037 — SNR 및 샘플 레이트를 극대화하는 20비트, 1MSPS 아이솔레이터 최적화 데이터 수집 레퍼런스 디자인

TIDA-01037은 두 개의 서로 다른 아이솔레이터 장치를 사용하여 신호 체인 SNR 및 샘플 레이트 성능을 극대화하는 20비트, 1MSPS 절연 아날로그 입력 데이터 수집 레퍼런스 설계입니다. ADC 샘플링 클록과 같이 낮은 지터가 필요한 신호의 경우 TI의 ISO73xx 제품군 중 낮은 지터 장치가 사용되고, TI의 고속 ISO78xx 제품군 장치는 데이터 샘플 레이트를 최대화하는 데 사용됩니다. 이 두 가지 아이솔레이터 솔루션을 결합하면 절연 경계에서 샘플 클록 지터를 최소화하여 고주파 성능이 크게 향상되고, 아이솔레이터 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01035 — 최대 SNR 및 샘플 레이트용 지터를 최적화하는 20qlxm 절연 데이터 수집 레퍼런스 디자인

TIDA-01035는 디지털 절연 데이터 수집 시스템의 일반적인 성능 문제를 해결하고 최적화하는 방법을 보여주는 20비트, 1MSPS 절연 아날로그 입력 데이터 수집 레퍼런스 설계입니다.
  • 절연 경계 전반에서 ADC 샘플 클록 지터를 효과적으로 완화하여 고주파 AC 신호 체인 성능(SNR 및 THD)을 크게 개선
  • 디지털 아이솔레이터에 의한 전파 지연을 제거/최소화하여 샘플링 속도 최대화
  • 점퍼를 사용하여 지터 완화 기술 적용 여부에 따른 성능을 평가할 수 있는 옵션 제공
  • 아이솔레이터의 가산 지터가 데이터 처리량에 미치는 영향을 자세히 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIPD211 — 테스트 및 측정 애플리케이션을 위한 20비트, 1MSPS, 4채널 소형 폼 팩터 설계 레퍼런스 디자인

혼합 신호 SOC 테스터, 메모리 테스터, 배터리 테스터, LCD(Liquid Crystal Display) 테스터, 벤치탑 장비, 고밀도 디지털 카드, 고밀도 전력 카드, X선, MRI 등과 같은 완제품에는 우수한 DC 및 AC 성능을 제공하지만 저전력이고 작은 보드 공간을 차지하는 여러 개의 빠른 동시 샘플링 채널이 필요합니다. 이 설계에서 제안된 솔루션은 고성능 SAR ADC(ADS8910B), 정밀 증폭기(OPA2625) 및 정밀 전압 레퍼런스(REF5050)를 사용합니다.
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFN (RGE) 24 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상