TIDA-01051

자동 테스트 장비에 대한 FPGA 활용률 및 데이터 처리량 최적화 레퍼런스 설계

TIDA-01051

설계 파일

개요

TIDA-01051 레퍼런스 설계는 ATE(자동 테스트 장비)에 사용되는 것과 같이 채널 수가 매우 많은 DAQ(데이터 수집) 시스템에 대하여 최적화된 채널 밀도, 통합, 소비 전력, 클록 분배 및 신호 체인 성능 데모에 사용됩니다. TI의 DS90C383B와 같은 시리얼라이저를 사용하여 동시에 샘플링되는 ADC 출력 여러 개를 몇몇 LVDS 라인으로 합치면 호스트 FPGA가 처리해야 하는 핀 수가 대폭 줄어듭니다.  그 결과, FPGA 하나가 훨씬 많은 수의 DAQ 채널을 처리할 수 있고 보드 라우팅 복잡도가 대폭 완화됩니다.

특징
  • 20비트 SAR ADC 채널 2개(최대 28개까지 확장 가능)
  • 3레벨 멀티플렉서 트리(ADC당 채널 최대 64개)
  • 직렬화된 ADC 출력 데이터를 사용한 처리량 개선 강조
  • 반복할 수 있는 채널 수가 많은 시스템을 위한 모듈식 프론트 엔드 레퍼런스 설계
  • 최대 +/-12V 입력 신호(+/-24Vpp 차동)
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDUCH2.PDF (6791 KB)

레퍼런스 디자인 개요 및 검증된 성능 테스트 데이터

TIDRQJ0.PDF (2003 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRQI9.PDF (108 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRQJ2.ZIP (15688 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCDB8.ZIP (1736 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRQJ1.PDF (8638 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRQI8.PDF (2808 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

AC/DC 및 DC/DC 컨버터(통합 FET)

LM7705저잡음 음극 바이어스 생성기

데이터 시트: PDF | HTML
D형 플립플롭

SN74AUP1G80저전력 단일 양극 에지 트리거 D형 플립플롭

데이터 시트: PDF | HTML
정밀 연산 증폭기(Vos<1mV)

OPA376정밀(0.025mV), 저잡음(7.5nV/rtHz), 낮은 정동작 전류(760uA) 연산 증폭기

데이터 시트: PDF | HTML
정밀 연산 증폭기(Vos<1mV)

OPA827저잡음, 고정밀, JFET 입력 연산 증폭기

데이터 시트: PDF | HTML
오실레이터

LMK61E2의료 영상, 테스트 및 측정용 초저 지터, EEPROM 프로그래머블 오실레이터

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS7A3001-EP향상된 제품, 네거티브 VIN, 200mA, 초저잡음, 높은 PSRR, LDO 레귤레이터

데이터 시트: PDF
아날로그/정밀 스위치 및 멀티플렉서

MUX36D041pA 온 상태 누설 전류, 36V, 4:1, 2채널 정밀 아날로그 멀티플렉서

데이터 시트: PDF | HTML
고속 연산 증폭기(GBW ≥ 50MHz)

OPA625전력 스케일링을 지원하는 고대역폭, 고정밀, 저잡음 및 저왜곡 증폭기 SAR ADC 드라이버

데이터 시트: PDF | HTML
인버팅 버퍼 및 드라이버

SN74AHC1G04단일 2V~5.5V 인버터

데이터 시트: PDF | HTML
완전 차동 증폭기

THS4551저잡음, 정밀, 150MHz, 완전 차동 증폭기

데이터 시트: PDF | HTML
FPD-Link 시리얼라이저/디시리얼라이저

DS90C383B+3.3V 프로그래머블 LVDS 트랜스미터 24비트 평면 패널 디스플레이(FPD) 링크 - 65MHz

데이터 시트: PDF
AND 게이트

CD4081B4채널 2입력 3V~18V AND 게이트

데이터 시트: PDF
정밀 ADC

ADS8910B내부 VREF 버퍼, 내부 LDO 및 향상된 SPI 인터페이스를 갖춘 18비트, 1MSPS, 1채널 SAR ADC

데이터 시트: PDF | HTML
클록 버퍼

LMK00804B낮은 스큐, 1~4 멀티플렉스 차동/LVCMOS-LVCMOS/TTL 팬아웃 버퍼

데이터 시트: PDF | HTML
AC/DC 및 DC/DC 컨버터(통합 FET)

LM53635-Q13.5A, 36V 동기식, 2.1MHz, 오토모티브 스텝다운 DC-DC 컨버터

데이터 시트: PDF | HTML
AC/DC 및 DC/DC 컨버터(통합 FET)

LM460013.5~60V, 1A 동기 스텝다운 전압 컨버터

데이터 시트: PDF | HTML
직렬 전압 레퍼런스

REF6041통합 버퍼 및 활성화 핀을 갖춘 4.096V, 5ppm/°C 고정밀 전압 레퍼런스

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS7A47활성화를 지원하는 1A, 36V, 저잡음, 높은 PSRR, 저손실 전압 레귤레이터

데이터 시트: PDF | HTML
벅 모듈(통합 인덕터)

TPS820842A 고효율 강압 컨버터 모듈(통합 인덕터 지원)

데이터 시트: PDF | HTML

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 설계 가이드 Ref Design Optimizing FPGA and Data Throughput for High Channel Auto Testers 2017. 4. 10

관련 설계 리소스

레퍼런스 디자인

레퍼런스 디자인
TIDA-00732 최대 SNR 및 샘플링 속도 달성을 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 디자인 TIDA-01035 최대 SNR 및 샘플 레이트용 지터를 최적화하는 20qlxm 절연 데이터 수집 레퍼런스 디자인 TIDA-01037 SNR 및 샘플 레이트를 극대화하는 20비트, 1MSPS 아이솔레이터 최적화 데이터 수집 레퍼런스 디자인 TIDA-01050 18비트 SAR 데이터 컨버터를 위해 최적화된 아날로그 프론트 엔드 DAQ 시스템 레퍼런스 디자인 TIDA-01052 음극 공급 장치를 사용하여 풀 스케일 THD를 개선하는 ADC 드라이버 레퍼런스 디자인 TIDA-01053 높은 동적 범위의 기기를 위해 THD, 노이즈 및 SNR을 최적화하는 ADC 드라이버 레퍼런스 디자인 TIDA-01054 고성능 DAQ 시스템에서 EMI 효과를 제거하는 다중 레일 전원 레퍼런스 디자인 TIDA-01055 고성능 DAQ 시스템을 위한 ADC 전압 레퍼런스 버퍼 최적화 레퍼런스 디자인 TIDA-01056 EMI를 최소화하면서 전원 공급 장치의 효율을 최적화하는 20비트 1MSPS DAQ 레퍼런스 설계 TIDA-01057 트루 10Vpp 차동 입력을 위해 신호 동적 범위를 20비트 ADC로 극대화하는 레퍼런스 설계

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.