JAJSVT2A November 2024 – June 2025 AWR2944P
PRODUCTION DATA
サポートされている LVDS レーン構成は、1 データ レーンまたは (LVDS_TXP/M)、1 ビット クロック レーン(LVDS_TXxx_CLKP/M)、および 1 フレーム クロック レーン (LVDS_TXxx_FRCLKP/M) です。LVDS インターフェイスは、最大 900Mbps (450MHz DDR クロック) のプログラマブルなデータレートをサポートしています。
ビット クロックは DDR 形式であるため、クロックのトグル回数はデータのビット数と同等になりますのでご注意ください。
図 7-21 LVDS インターフェイスのレーン構成および相対タイミング