12 改訂履歴
Changes from November 30, 2024 to June 30, 2025 (from Revision * (November 2024) to Revision A (June 2025))
- AEC-Q100 のステータスを「計画中」から「認証済み」に変更Go
- LC バリアントが DSP、イーサネット、および LVDS をサポートしないことを反映するように情報を更新Go
- (特長):HWA のバージョンを 2.0 から 2.1 に更新Go
- ASIL-B を認定済みに更新Go
- デバイスのバリアントに RTM OPN を追加Go
- Cortex-M4 の説明を更新Go
- 機能ブロック図を更新Go
- HWA 制御のための DSS_M4 の行を追加Go
- 表を更新Go
-
(電源仕様):パワー マネージメント ソリューションに関する推奨事項を追加Go
-
(マルチバッファ付き / 標準シリアル ペリフェラル インターフェイス (MibSPI)): 表と図を更新Go
-
(マルチバッファ付き / 標準シリアル ペリフェラル インターフェイス (MibSPI)): クロック デューティ サイクルを更新Go
-
(マルチバッファ付き / 標準シリアル ペリフェラル インターフェイス (MibSPI)): クロック デューティ サイクルを更新Go
- TX 仕様を更新Go
-
(MII 送信のスイッチング特性):
遅延時間、miin_txclk から送信される選択信号が有効になるまでの時間 [No. 1] を、3ns から 0ns (最小) に更新/変更。Go
-
(イーサネット スイッチ (RGMII/RMII/MII) ペリフェラル): MDIO クロックのデューティ サイクルを更新Go
-
(受信サブシステム):20MHz に更新Go
-
(プロセッサ サブセクション:図に M4 コアを追加Go
-
(プロセッサ サブシステム:L3 で 1.5/2.5/3MB に更新Go
- (監視と診断のメカニズム):セクションを更新し、安全関連の補足資料への注記を追記。Go
- (監視と診断のメカニズム):このデザインは、多項式をサポートしていないため、CRC-8 のサポートを削除。Go
-
(デバイスの命名規則):XA を AWR に変更Go